ВУЗ:
Составители:
Рубрика:
РПД МЭ СД.06 2005
7.1.3. Элементы цифровых микросхем (6 часов).
Логические элементы, их статические параметры, рабочие режимы, переходные
характеристики, помехоустойчивость, динамические параметры. Расчет рабочих режимов.
Элементы диодно-транзисторной логики, их характеристики.
Элементы транзисторно-транзисторной логики, их характеристики.
Модифицированная ТТЛ логика.
Элементы интегральной инжекционной логики, их характеристики.
Элементы эмиттерно-связанной логики. Переключатель тока. Статический режим
работы, помехоустойчивость
, динамические характеристики. Модификации ЭСЛ элемента..
Ключи на МДП транзисторах, статические параметры, рабочие режимы, переходные
характеристики, помехоустойчивость, динамические параметры..
Логические элементы на однотипных и комплементарных транзисторах МДП
транзисторах и их модификации. Логические элементы микросхем, реализуемых на
арсениде галлия. Сравнение логических элементов.
Элементная база и особенности структуры цифровых БИС и СБИС.
7.1.4. Цифровые микросхемы комбинационного типа (4 часа).
Методика синтеза комбинационных схем. Преобразователи кодов, шифраторы и
дешифраторы, мультиплексоры и демультиплексоры, сумматоры и полусумматоры, много
разрядные сумматоры с ускоренным переносом, арифметико-логические устройства (АЛУ).
Программируемые логические матрицы, их использование для реализации логических
функций.
7.1.5. Цифровые микросхемы последовательностногого типа(8 часов)
Общее понятие о последовательностных логических схемах. Способы их
функционирования и описания. Бистибильные ячейки, анализ работы. Основные типы
триггеров. Синтез и анализ функционирования триггеров. Основные классы
последовательностных схем, методы проектирования последовательностных схем.
Регистры. Счетчики. Генераторы кодов. Примеры их синтеза и анализа.
7.1.6. Базовые матричные кристаллы и программируемые логические матрицы
(2 часа).
Способы реализации специализированных БИС с малой тиражностью выпуска.
Программируемые логические матрицы (ПЛМ), их структура и элементная база,
проектирование цифровых устройств на базе программируемых логических матриц.
Базовые матричные кристаллы (БМК), особенности их структуры. Типовые варианты ячеек
цифровых БМК. Методика проектирования матричных БМК. Использование
функциональных библиотек. Проектирование цифровых БИС на основе стандартных ячеек.
7.1.7. Полупроводниковые микросхемы памяти (4 часа).
Классификация и основные параметры. Структура и параметры статических ОЗУ.
Схемы обслуживания статических ОЗУ. Динамические ОЗУ. Микросхемы ПЗУ.
Программируемые и репрограммируемые ПЗУ. Типовые схемы запоминающих элементов.
7.1.8. Микропроцессоры и микроЭВМ. (4 часа).
Типовые структуры микропроцессора. Регистры микропроцессора. Взаимодействие
АЛУ и регистров. Реализация переходов. Стековая память, Синхросигналы, Машинные
циклы, Системы команд. Организация внутренней памяти и интерфейсиых команд.
Микропроцессорные системы, их архитектура, основные узлы и блоки. Интерфейсные
устройства.
РПД МЭ СД.06 2005 7.1.3. Элементы цифровых микросхем (6 часов). Логические элементы, их статические параметры, рабочие режимы, переходные характеристики, помехоустойчивость, динамические параметры. Расчет рабочих режимов. Элементы диодно-транзисторной логики, их характеристики. Элементы транзисторно-транзисторной логики, их характеристики. Модифицированная ТТЛ логика. Элементы интегральной инжекционной логики, их характеристики. Элементы эмиттерно-связанной логики. Переключатель тока. Статический режим работы, помехоустойчивость, динамические характеристики. Модификации ЭСЛ элемента.. Ключи на МДП транзисторах, статические параметры, рабочие режимы, переходные характеристики, помехоустойчивость, динамические параметры.. Логические элементы на однотипных и комплементарных транзисторах МДП транзисторах и их модификации. Логические элементы микросхем, реализуемых на арсениде галлия. Сравнение логических элементов. Элементная база и особенности структуры цифровых БИС и СБИС. 7.1.4. Цифровые микросхемы комбинационного типа (4 часа). Методика синтеза комбинационных схем. Преобразователи кодов, шифраторы и дешифраторы, мультиплексоры и демультиплексоры, сумматоры и полусумматоры, много разрядные сумматоры с ускоренным переносом, арифметико-логические устройства (АЛУ). Программируемые логические матрицы, их использование для реализации логических функций. 7.1.5. Цифровые микросхемы последовательностногого типа(8 часов) Общее понятие о последовательностных логических схемах. Способы их функционирования и описания. Бистибильные ячейки, анализ работы. Основные типы триггеров. Синтез и анализ функционирования триггеров. Основные классы последовательностных схем, методы проектирования последовательностных схем. Регистры. Счетчики. Генераторы кодов. Примеры их синтеза и анализа. 7.1.6. Базовые матричные кристаллы и программируемые логические матрицы (2 часа). Способы реализации специализированных БИС с малой тиражностью выпуска. Программируемые логические матрицы (ПЛМ), их структура и элементная база, проектирование цифровых устройств на базе программируемых логических матриц. Базовые матричные кристаллы (БМК), особенности их структуры. Типовые варианты ячеек цифровых БМК. Методика проектирования матричных БМК. Использование функциональных библиотек. Проектирование цифровых БИС на основе стандартных ячеек. 7.1.7. Полупроводниковые микросхемы памяти (4 часа). Классификация и основные параметры. Структура и параметры статических ОЗУ. Схемы обслуживания статических ОЗУ. Динамические ОЗУ. Микросхемы ПЗУ. Программируемые и репрограммируемые ПЗУ. Типовые схемы запоминающих элементов. 7.1.8. Микропроцессоры и микроЭВМ. (4 часа). Типовые структуры микропроцессора. Регистры микропроцессора. Взаимодействие АЛУ и регистров. Реализация переходов. Стековая память, Синхросигналы, Машинные циклы, Системы команд. Организация внутренней памяти и интерфейсиых команд. Микропроцессорные системы, их архитектура, основные узлы и блоки. Интерфейсные устройства.