Составители:
Рубрика:
Высокоскоростная шина связывает процессоры портов в режиме разделения
времени (см. рис. 4.4). Условие неблокирующего режима: производительность шины
должна быть не менее суммы производительностей всех портов коммутатора. Кадр
передается по шине небольшими частями – ячейками, чтобы обеспечить
псевдопараллельный режим. Размер ячейки часто выбирается 48 байт (как в ATM).
Входной блок процессора помещает в ячейку тэг
(номер порта назначения). Каждый
выходной блок имеет фильтр тэгов, который отбирает только нужные тэги.
Коммутатор с разделяемой памятью
Память имеет переключаемые входы и выходы (см. рис. 4.5). Входные блоки
процессоров передают менеджеру портов запросы на запись данных в очередь того
порта, который соответствует адресу назначения пакета.
Три основных варианта
конструктивного исполнения:
Рис. 4.4
• • •
• • •
А
дрес
назначения
→ тэг
А
рбитра
ж
шины
УБ
Фильтр
тэгов
УБ
Фильтр
тэгов
А
дрес
назначения
→ тэг
А
рбитра
ж
шины
• • •
Рис. 4.5
Менеджер очередей
выходных портов
Раз
д
еляемая память
• • •
А
дрес назначения
→ очередь
А
дрес назначения
→ очередь
А
дрес назначения
→ очередь
• • •
Страницы
- « первая
- ‹ предыдущая
- …
- 79
- 80
- 81
- 82
- 83
- …
- следующая ›
- последняя »
