Схемотехника ЭВМ. Анкудинов Г.И - 19 стр.

UptoLike

19
Таблица 6
Описание синхронного реверсивного счётчика
сост. у Q
1
Q
2
Q
3
ϕ
Q
1
ϕ
Q
2
ϕ
Q
3
1 0 0 1 1
α
1 1
2 0 1 1 1 1
β
1
3 0 1 0 1
β
0
β
4 0 0 0 0
α α
0
5 0 1 1 0 1
β
0
6 0 1 0 0
β α
0
7 0 0 1 0 0 1
α
Х Х Х Х Х Х Х Х
8 1 0 1 0
α β
0
9 1 1 0 0 1
α
0
10 1 1 1 0
β β
0
11 1 0 0 0
α
0
α
12 1 1 0 1 1
α
1
13 1 1 1 1
β
1 1
14 1 0 1 1 0 1
β
Х Х Х Х Х Х Х Х
В качестве примера рассмотрим схемную реализацию
проектируемого счетчика на базе D и JK- триггеров, словарное
описание которых приведено в табл. 7. После выполнения операции
подстановки в карты Карно (рис.7) значений входных сигналов
триггеров из табл. 5, состояние входов триггеров трех разрядов
счётчика будут характеризоваться соответствующими картами
Карно, приведенными на рис.8 для D- триггера и на рис.9 для JK-
триггера.