ВУЗ:
Составители:
Рубрика:
67
К
ст.U.т
=
Т
U
Твых
∆
∆
...
,
где
Т
вых
U
...
∆
- отклонение выходного напряжения, вызванное изменением температуры;
Т
∆
- изменение температуры окружающей среды (в установившемся тепловом ре-
жиме это соответствует изменению температуры элементов преобразователя).
Обычно к регуляторам-стабилизаторам предъявляются требования стабильности,
чтобы при всех возмущающих факторах отклонение выходного напряжения от установ-
ленного уровня не превышали значений, определенных для каждого конкретного случая.
Особенно жесткие требования по стабильности напряжения предъявляются к регулято-
рам-стабилизаторам напряжения используемым в цепях постоянного тока, питающих ра-
диоэлектронную аппаратуру.
В настоящем разделе помимо регуляторов стабилизаторов рассматриваются различ-
ные типы статических контакторов. Последние по своему схемному исполнению и эле-
ментной базе сходны с отдельными узлами некоторых типов полупроводниковых регуля-
торов-стабилизаторов и других устройств преобразовательной техники, поэтому их изу-
чение так же входит в курс преобразовательной техники.
Лекция 14. Регуляторы-стабилизаторы переменного тока.
На рис.14.1.а представлена упрощенная схема стабилизатора, отпайки автотранс-
форматора которого переключаются тиристорами VS1, VS3 и VS2, VS4. Стабилизация
выходного напряжения в данной схеме осуществляется изменением моментов переключе-
ния отпаек автотрансформатора. Положительный полупериод входного напряжения в
проводящем состоянии могут находится тиристоры VS1 или VS2, в отрицательной – VS3
или VS4. Коммутации тиристоров в такой схеме происходят под воздействием напряже-
ния автотрансформатора. Для обеспечения естественной коммутации тиристоров необхо-
димо чтобы переключение происходило на отводы с более высоким потенциалом. Напри-
мер, в положительную полуволну выходного напряжения включается VS2, а затем VS1. В
этом случае при включении VS1 образуется короткозамкнутый контур, в котором разви-
вается ток направленный встречно току нагрузки, протекающему через VS2. В результате
тиристор VS2 выключается и ток начинает проводить тиристор VS1. Регулирование дей-
ствующего значения выходного напряжения может в данной схеме производится плавно
за чет изменений моментов переключения тиристоров. На рис.14.1.б) представлена диа-
грамма выходного напряжения стабилизатора при чисто активной нагрузке.
VS4
VS2
VS3
VS1
U
вх
U
вых
Z
н
а)
Страницы
- « первая
- ‹ предыдущая
- …
- 65
- 66
- 67
- 68
- 69
- …
- следующая ›
- последняя »
