Многопроцессорные системы. Архитектура, топология, анализ производительности. Бикташев Р.А - 90 стр.

UptoLike

90
λ
k+2
=
λ
2
+
λ
3
+…+
λ
k+1
Если в сети существует стационарный режим, определяемый
условиями (2.3) и (2.4), то характеристики отдельных СМО и сети в целом
определяются выражениями (2.5), (2.7), (2.9), (2.11), (2.13), (2.14), (2.15),
(2.16).Если заявка, поступившая во внешнюю память, может
обслуживаться любым ВЗУ, то модель внешней памяти будет
представлена в виде многоканальной СМО (рис.3.4) с временем
обслуживания v
2
. На рис.3.5 показан граф передач такой сети.Параметры и
характеристики такой сети определяются аналогично предыдущей модели.
Рис. 3.4. Модель системы с разделяемой памятью и общими ВЗУ
S
0
S
1
S
2
S
3
P
10
P
12
Рис. 3.5. Граф передач сети, изображенной на рис. 3.4
3.2.2. Модель системы с разделяемой распределённой памятью.
Структура многопроцессорной системы с разделяемой распределённой
памятью изображена на рис.2.3. Виртуальная память системы, как и в
предыдущем случае, является двухуровневой, состоящей из локальной
ЦП / ОП
ЦП / ОП
ВЗУ 1
ВЗУ к
КПДП
.
.
.
S2
S1
S3
0
λ
12
ρ
.
.
.
p10
      λk+2=λ2+λ3+…+λk+1
      Если в сети существует стационарный режим, определяемый
условиями (2.3) и (2.4), то характеристики отдельных СМО и сети в целом
определяются выражениями (2.5), (2.7), (2.9), (2.11), (2.13), (2.14), (2.15),
(2.16).Если заявка, поступившая во внешнюю память, может
обслуживаться любым ВЗУ, то модель внешней памяти будет
представлена в виде          многоканальной СМО (рис.3.4) с временем
обслуживания v2. На рис.3.5 показан граф передач такой сети.Параметры и
характеристики такой сети определяются аналогично предыдущей модели.
                                   S1
                                         ЦП / ОП

             λ   0                            .              p10
                                              .
                                              .
                                         ЦП / ОП


                                                             ρ12
                                   S2
                                         ВЗУ 1
                     S3
                                              .
                 КПДП                         .
                                              .
                                         ВЗУ к


        Рис. 3.4. Модель системы с разделяемой памятью и общими ВЗУ

                                                        S2
                                                   12
                                                   P

                              S0   P10        S1



                                                        S3


              Рис. 3.5. Граф передач сети, изображенной на рис. 3.4

3.2.2. Модель системы с разделяемой распределённой памятью.
Структура многопроцессорной системы с разделяемой распределённой
памятью изображена на рис.2.3. Виртуальная память системы, как и в
предыдущем случае, является двухуровневой, состоящей из локальной




                                         90