ВУЗ:
Составители:
Рубрика:
34
Эта диалоговая панель содержит три страницы , снабженные закладками
с их названиями: "Synthesis options", "HDL options" и "Xilinx Specific options".
Каждая из этих страниц содержит соответствующую группу параметров,
представленных в виде таблицы . В процессе обучения рекомендуется не
изменять значения параметров, установленные по умолчанию.
Процесс синтеза активизируется двойным щелчком левой кнопки мыши
на строке "Synthesize" в окне процессов Навигатора проекта. Информация о
ходе его выполнения отображается в окне консольных сообщений. После
завершения этого процесса, отмеченного соответствующей пиктограммой в
строке Synthesize, можно открыть отчет о результатах синтеза, дважды
щелкнув левой кнопкой мыши на строке View Synthesize Report.
Размещение и трассировка проекта
Этап размещения и трассировки проектов включает в себя две фазы :
трансляции и распределения ресурсов кристалла для реализации
проектируемого устройства. В процессе трансляции выполняется
объединение всех списков соединений в формате EDIF, входящих в состав
проекта, и информации обо всех ограничениях , которая содержится в файлах
UCF. Результатом фазы трансляции является формирование логического
описания проекта в терминах примитивов Xilinx низкого уровня с учетом
временных и топологических ограничений. На второй стадии
рассматриваемого этапа производится разбиение логического описания
Рис.17. Диалоговая панель параметров синтеза
34 Ри с.17. Д и алоговаяпанель пар ам етр ов си нтеза Э тади алоговаяпанель содер ж и т тр и стр ани цы , снаб ж енны езакладкам и си х названи ям и : "Synthesis options", "HDL options" и "Xilinx Specific options". К аж дая и з эти х стр ани ц содер ж и т соответствую щ ую гр уппу пар ам етр ов, пр едставленны х в ви де таб ли цы . В пр оцессе об учени я р еком ендуется не и зм енять значени япар ам етр ов, установленны епо ум олчани ю . Пр оцессси нтезаакти ви зи р уетсядвой ны м щ елчком левой кнопки м ы ш и на стр оке "Synthesize" в окне пр оцессов Н а в ига т о ра про ек т а . И нф ор м аци я о х оде его вы полнени я отоб р аж ается в окне консольны х сооб щ ени й . После завер ш ени я этого пр оцесса, отм еченного соответствую щ ей пи ктогр ам м ой в стр оке Synthesize, м ож но откр ы ть отчет о р езультатах си нтеза, дваж ды щ елкнув левой кнопкой м ы ш и настр океView Synthesize Report. Ра зм ещ ен и еи тр а сси р о вка пр о екта Э тап р азм ещ ени я и тр асси р овки пр оектов вклю чает в себ я две ф азы : тр ансляци и и р аспр еделени я р есур сов кр и сталла для р еали заци и пр оекти р уем ого устр ой ства. В пр оцессе тр ансляци и вы полняется об ъеди нени е всех спи сков соеди нени й в ф ор м ате EDIF, вх одящ и х в состав пр оекта, и и нф ор м аци и об о всех огр ани чени ях , котор ая содер ж и тся в ф ай лах UCF. Результатом ф азы тр ансляци и является ф ор м и р овани е логи ческого опи сани я пр оекта в тер м и нах пр и м и ти вов Xilinx ни зкого ур овня с учетом вр ем енны х и топологи чески х огр ани чени й . Н а втор ой стади и р ассм атр и ваем ого этапа пр ои зводи тся р азб и ени е логи ческого опи сани я
Страницы
- « первая
- ‹ предыдущая
- …
- 32
- 33
- 34
- 35
- 36
- …
- следующая ›
- последняя »