ВУЗ:
Составители:
1
2
4
S0
S1
S2
E
DC
0
1
2
3
4
5
6
7
x0
x1
x2
x3
x4
x5
x6
x7
y
1
&
&
&
&
&
&
&
&
E
Рис. 2.14. - Функциональная схема мультиплексора
Благодаря применению элемента И-ИЛИ и применению управляющего
дешифратора выходной сигнал будет определяться состоянием строго опреде-
ленного входного сигнала, адрес которого поступает на входы селекции. Напри-
мер, при Е=1 и S2S1S0=110 на шестом выходе дешифратора формируется 1, ко-
торая разрешает прохождение на выход переменной с входа
x6, то есть y=x6.
2.5. Демультиплексор
Осуществляет операцию, обратную операции мультиплексора, то есть с единст-
венного информационного входа передаёт сигнал на один из 2
n
выходов. Адрес
этого выхода определяется комбинацией сигналов на адресных входах, которые
принимают n-разрядное двоичное число. В виде микросхемы, специально предна-
значенной для этого, демультиплексор не реализуется. Демультиплексор реализу-
x0
&
S0 1 DC 0 1
S1 2 1 x1
S2 4 2 &
3
4 x2 y
5 &
6
E E 7 x3
&
x4
&
x5
&
x6
&
x7
&
Рис. 2.14. - Функциональная схема мультиплексора
Благодаря применению элемента И-ИЛИ и применению управляющего
дешифратора выходной сигнал будет определяться состоянием строго опреде-
ленного входного сигнала, адрес которого поступает на входы селекции. Напри-
мер, при Е=1 и S2S1S0=110 на шестом выходе дешифратора формируется 1, ко-
торая разрешает прохождение на выход переменной с входа x6, то есть y=x6.
2.5. Демультиплексор
Осуществляет операцию, обратную операции мультиплексора, то есть с единст-
венного информационного входа передаёт сигнал на один из 2n выходов. Адрес
этого выхода определяется комбинацией сигналов на адресных входах, которые
принимают n-разрядное двоичное число. В виде микросхемы, специально предна-
значенной для этого, демультиплексор не реализуется. Демультиплексор реализу-
Страницы
- « первая
- ‹ предыдущая
- …
- 48
- 49
- 50
- 51
- 52
- …
- следующая ›
- последняя »
