ВУЗ:
Составители:
действия импульса синхронизации. Выберем для реализации путь перезаписи, по-
вторения состояния регистра.
Синтез сводится к синтезу комбинационной схемы на входе D триггера.
Пусть номер разряда i. Определим функцию возбуждения для информационного
входа триггера:
01010101
11
EERGEERGEERGEEAd
iiiii
⋅⋅∨⋅⋅∨⋅⋅∨⋅⋅=
−+
,
где A
i
– соответствующий разряд записываемого параллельно в регистр сло-
ва A.
Проверим справедливость предложенного выражения. Если E0=E1=1
функция возбуждения на входе D триггера равна:
ii
Ad
=
. То есть происходит за-
пись нового числа в регистр по активному сигналу синхронизации. Если
E0=E1=0, то справедливо:
ii
RGd
=
. С прямого выхода триггера данного разряда
переписывается информация на тот же триггер. В результате триггер не меняет
своего состояния. При E1≠E0 происходит запись в данный разряд информации с
одного из соседних разрядов. Таким образом, предложенное выражение справед-
ливо. Используем на входе D триггера i – того разряда мультиплексор на четыре
входа с сохранением
функции управляющих сигналов. Для этого случая схема
одного разряда регистра, выполняющего все требуемые микрооперации, предло-
жена на рисунке 4.5.
действия импульса синхронизации. Выберем для реализации путь перезаписи, по- вторения состояния регистра. Синтез сводится к синтезу комбинационной схемы на входе D триггера. Пусть номер разряда i. Определим функцию возбуждения для информационного входа триггера: d i = Ai ⋅ E1 ⋅ E 0 ∨ RGi +1 ⋅ E1 ⋅ E 0 ∨ RGi −1 ⋅ E1 ⋅ E 0 ∨ RGi ⋅ E1 ⋅ E 0 , где Ai – соответствующий разряд записываемого параллельно в регистр сло- ва A. Проверим справедливость предложенного выражения. Если E0=E1=1 функция возбуждения на входе D триггера равна: d i = Ai . То есть происходит за- пись нового числа в регистр по активному сигналу синхронизации. Если E0=E1=0, то справедливо: d i = RGi . С прямого выхода триггера данного разряда переписывается информация на тот же триггер. В результате триггер не меняет своего состояния. При E1≠E0 происходит запись в данный разряд информации с одного из соседних разрядов. Таким образом, предложенное выражение справед- ливо. Используем на входе D триггера i – того разряда мультиплексор на четыре входа с сохранением функции управляющих сигналов. Для этого случая схема одного разряда регистра, выполняющего все требуемые микрооперации, предло- жена на рисунке 4.5.
Страницы
- « первая
- ‹ предыдущая
- …
- 97
- 98
- 99
- 100
- 101
- …
- следующая ›
- последняя »