ВУЗ:
Составители:
0
1
CC
1
0
активен нарастающий фронт
синхросигнала
активен спадающий фронт
синхросигнала
Динамическое управление
Рис. 3.3. – Условные обозначения входов синхронизации триггеров
В некоторых триггерах под действием определённой комбинации информа-
ционных сигналов на прямом и инверсном выходах наблюдаются одинаковые со-
стояния сигналов. В этом случае нарушается логика работы триггера. Такое состоя-
ние триггера называется запрещённым и соответствующая комбинация входных
сигналов запрещена. При построении временных диаграмм, если поведение тригге-
ра анализируется по его условному обозначению, запрещённое состояние триггера
можно не изображать или выделять каким-либо способом. Если схема триггера
представлена на логических элементах, то временные диаграммы могут быть по-
строены для выходных сигналов всех логических элементов и запрещённое состоя-
ние триггера может быть выявлено в этом случае по совпадению в течении дли-
тельного времени состояний сигналов на прямом и инверсном выходах.
3.2. Асинхронный RS-триггер
Асинхронный RS-триггер является базовым при создании более сложных тригге-
ров. В простейшем случае асинхронный RS-триггер имеет два входа: S (Set) - вход
установки триггера в единичное состояние, R (Reset) - вход установки триггера в
нулевое состояние. Активный сигнал по входу S в момент появления заставляет
триггер перейти в единичное состояние. Активный сигнал по входу R в момент по-
явления заставляет триггер перейти в нулевое состояние. Рассмотрим некоторые
возможные варианты реализации асинхронного RS-триггера на логических элемен-
тах, соответствующие схемным решениям условные обозначения триггеров и осо-
бенности функционирования асинхронных RS-триггеров. На практике находят ши-
рокое применение триггеры на элементах И-НЕ и на элементах ИЛИ-НЕ, которые
рассмотрим подробнее.
C C
0 1 1 0
активен нарастающий фронт активен спадающий фронт
синхросигнала синхросигнала
Динамическое управление
Рис. 3.3. – Условные обозначения входов синхронизации триггеров
В некоторых триггерах под действием определённой комбинации информа-
ционных сигналов на прямом и инверсном выходах наблюдаются одинаковые со-
стояния сигналов. В этом случае нарушается логика работы триггера. Такое состоя-
ние триггера называется запрещённым и соответствующая комбинация входных
сигналов запрещена. При построении временных диаграмм, если поведение тригге-
ра анализируется по его условному обозначению, запрещённое состояние триггера
можно не изображать или выделять каким-либо способом. Если схема триггера
представлена на логических элементах, то временные диаграммы могут быть по-
строены для выходных сигналов всех логических элементов и запрещённое состоя-
ние триггера может быть выявлено в этом случае по совпадению в течении дли-
тельного времени состояний сигналов на прямом и инверсном выходах.
3.2. Асинхронный RS-триггер
Асинхронный RS-триггер является базовым при создании более сложных тригге-
ров. В простейшем случае асинхронный RS-триггер имеет два входа: S (Set) - вход
установки триггера в единичное состояние, R (Reset) - вход установки триггера в
нулевое состояние. Активный сигнал по входу S в момент появления заставляет
триггер перейти в единичное состояние. Активный сигнал по входу R в момент по-
явления заставляет триггер перейти в нулевое состояние. Рассмотрим некоторые
возможные варианты реализации асинхронного RS-триггера на логических элемен-
тах, соответствующие схемным решениям условные обозначения триггеров и осо-
бенности функционирования асинхронных RS-триггеров. На практике находят ши-
рокое применение триггеры на элементах И-НЕ и на элементах ИЛИ-НЕ, которые
рассмотрим подробнее.
Страницы
- « первая
- ‹ предыдущая
- …
- 60
- 61
- 62
- 63
- 64
- …
- следующая ›
- последняя »
