Архитектура микропроцессорной системы. Состав машинных команд и основы программирования микропроцессорной системы на ассемблере. Булатов В.Н. - 83 стр.

UptoLike

Составители: 

«переваривает» принятый байт. По окончании обработки принятого байта
приемник выставляет «свободен» (BUSY=0) и подтверждает этот момент
коротким стробом -ACK=0 длительностью» 2,5мкс (см. рисунок 13).
Рисунок 13 —Временная диаграмма протокола CENTRONICS
На практике применение в протоколе CENRONICS сигнала -ACK
встречается крайне редко. Задуман он был разработчиками интерфейса
как вызов прерывания
На базе того, что было изложено, можно сделать вывод, что любой
разработчик параллельного интерфейса постарается реализовать как
минимум эти четыре варианта, чтобы интерфейсная схема пользовалась
спросом. Фирма Intel разработала подобный параллельный интерфейс
(ИФ): 8255. Отечественная копия: 580ВВ55. В дальнейшем будет
именоваться: ИФ55. Рассмотрим архитектуру ИФ55 (рисунок 14).
Опускаем ту часть схемы, которая осуществляет сопряжение с
системной шиной, и начнем изучение сразу с существенных элементов.
Из архитектуры следует (рисунок 14), что ИФ55 имеет три 8-и
разрядных порта, причем все три двунаправленные. Каждый порт связан
через внутреннюю шину данных через шинный формирователь с шиной
данных системной магистрали. В составе ИФ55 имеется РУСрегистр
управляющего слова, который разделен на две части. Первая часть РУС
83
«переваривает» принятый байт. По окончании обработки принятого байта
приемник выставляет «свободен» (BUSY=0) и подтверждает этот момент
коротким стробом -ACK=0 длительностью» 2,5мкс (см. рисунок 13).




Рисунок 13 —Временная диаграмма протокола CENTRONICS

           На практике применение в протоколе CENRONICS сигнала -ACK
     встречается крайне редко. Задуман он был разработчиками интерфейса
     как вызов прерывания
           На базе того, что было изложено, можно сделать вывод, что любой
     разработчик параллельного интерфейса постарается реализовать как
     минимум эти четыре варианта, чтобы интерфейсная схема пользовалась
     спросом. Фирма Intel разработала подобный параллельный интерфейс
     (ИФ): 8255. Отечественная копия: 580ВВ55. В дальнейшем будет
     именоваться: ИФ55. Рассмотрим архитектуру ИФ55 (рисунок 14).
     Опускаем ту часть схемы, которая осуществляет сопряжение с
системной шиной, и начнем изучение сразу с существенных элементов.
           Из архитектуры следует (рисунок 14), что ИФ55 имеет три 8-и
     разрядных порта, причем все три двунаправленные. Каждый порт связан
     через внутреннюю шину данных через шинный формирователь с шиной
     данных системной магистрали. В составе ИФ55 имеется РУС —регистр
     управляющего слова, который разделен на две части. Первая часть РУС

                                                                        83