ВУЗ:
Составители:
Рубрика:
33
Схема мультиплексора, синтезированная согласно вышеприведенному
выражению показана на рис. 2. 14. Для увеличения числа информационных
входов могут быть использованы различные варианты каскадирования
мультиплексоров. На рис. 2. 15 показан пример построения
мультиплексора (8
→1) путем пирамидального каскадирования
мультиплексоров (4
→1) и (2→1).
Промышленностью выпускаются ИС мультиплексоров с различным
числом входов, например 155КП1 - (16
→1), 155КП2 - 2(4→1), 155КП5 –
(8
→1). На базе серийных ИС можно создавать мультиплексоры с
различным числом информационных входов. На рис. 2. 16 показан пример
построения мультиплексора (32
→1) на ИС 155КП1.
2. 5. Демультиплексоры
Демультиплексоры выполняют функцию, обратную мультиплексорам,
т.е. один входной сигнал распределяют по нескольким выходам. При этом
каждый выход имеет свой адрес, который задается n-разрядным цифровым
кодом. Тогда количество выходов будет равно
n
N
2= . Структура
демультиплексора условно обозначается записью (1→
N). Обобщенная
схема демультиплексора показана на рис. 2.17,
а и содержит два
функциональных узла: коммутатор-распределитель с одним входом и
n
2 выходами и входную логику для управления коммутатором. Входная
логика имеет n адресных входов и вход стробирования
Е для выдачи
данных на выходы.
Рис. 2. 17. Обобщенная схема и условное обозначение демультиплексора
Коммутатор -
распределитель
Входная
логика
0
X
0
A
1
A
-1n
A
.
.
E
a
.
.
.
0
Y
1
Y
1−
n
2
Y
DMX
X
E
Y
0
1
.
.
.
.
.
.
.
.
.
.
.
.
0
A
1
A
1n
A
−
12
n
−
б
Страницы
- « первая
- ‹ предыдущая
- …
- 32
- 33
- 34
- 35
- 36
- …
- следующая ›
- последняя »