ВУЗ:
Составители:
Рубрика:
52
В рассмотренных схемах счетчиков реализован последовательный
перенос счетных импульсов, что ограничивает их быстродействие из-за
большого времени установления нового состояния, особенно при большой
разрядности:
t
уст
=nt
зд.р
,
где t
зд.р
- длительность задержки распространения сигнала триггера.
4. 3. Синхронные счетчики и счетчики
с параллельным переносом
Синхронные счетчики применяются для повышения
помехоустойчивости счета и имеют дополнительный вход разрешения
счета. Для построения таких счетчиков используются различные типы
счетных синхронных триггеров. Схема одного разряда (счетной ячейки)
синхронного суммирующего счетчика на DV-триггере показана на
рис. 4. 5,а. Сигнал переноса формируется логическим элементом 2И при
наличии разрешающего сигнала V. Переключение триггера
происходит по
заднему фронту счетного импульса С при наличии сигнала V. Схема
счетной ячейки для построения синхронного вычитающего счетчика
показана на рис. 4. 5,б. В отличие от суммирующей ячейки, здесь прямой
выход триггера заменен на инверсный.
Рис. 4. 5. Схемы синхронных счетных ячеек
На базе рассмотренных счетных ячеек
можно реализовать ячейку
реверсивного счетчика, показанную на рис. 4.6. Для управления
направлением счета введен сигнал U/D, а для изменения направления счета
и формирования сигнала переноса/займа использована схема 3И-ИЛИ.
T
D
C
V
&
T
D
C
V
&
P
C
V
C
V
Z
Q
i
Q
i
a
б
Страницы
- « первая
- ‹ предыдущая
- …
- 51
- 52
- 53
- 54
- 55
- …
- следующая ›
- последняя »