Электронная и микропроцессорная техника. Чернышев А.Ю - 124 стр.

UptoLike

Составители: 

124
Сигнал
ошибки
Контрольный
Разряд четности
Детектор
ошибок
Сигнал
ошибки
Бит
четности
Генератор
контрольного
р
азряда
четности
A
B
C
P
C
B
A
A
B
C
A
B
C
а
=1
А
В
С
Р
= 1
А
В
С
Р
б
в
Входы
Передача Выходы
Рис. 9.10
передаче произошла ошибка, о ее наличии в полученных данных сигна-
лизирует детектор ошибок. Если же значения всех информационных
разрядов на выходе системы те же, что и на ее входе, сигнал ошибки от-
сутствует.
Табл. 9.1 показывает принцип работы системы обнаружения оши-
бок. Эта таблица фактически представляет собой таблицу истинности
для генератора разряда
четности в системе на
рис. 9.10, а. Значение
выходного сигнала в
каждой горизонталь-
ной строке табл. 9.1
определяется таким
образом, чтобы полное
число «единиц» в
строке было четным (0
«единиц», 2 «едини-
цы», 4 «единицы»).
Далее для полученной
таблицы истинности
подбирается соответ-
ствующая логическая схема; для нашего случая схема генератора кон-
трольного разряда четности приведена
на рис. 9.10, б. Схема, вырабаты-
Таблица 9.1
Входы Выход
Параллельные данные Бит четности
С B A P
0 0 0 0
0 0 1 1
0 1 0 1
0 1 1 0
1 0 0 1
1 0 1 0
1 1 0 0
1 1 1 1