ВУЗ:
Составители:
Рубрика:
27
который отпирает ключи считывания (Readout Gate). В результате происходит
одновременный перенос зарядов со всех пикселей внутрь аналогового
сдвигового регистра на основе ПЗС структуры (CCD Analog Shift Register).
По заднему фронту импульса ROG ключи считывания запираются, а
конденсаторы пикселей заряжаются до величины, соответствующей уровню
черного. После этого начинается новый цикл преобразования (накопления
оптической энергии пикселями). В то время, пока идет новый цикл
преобразования, электрические заряды из ячеек аналогового сдвигового
регистра поступают на вход выходного усилителя (Internal Structure Output
Amplifier S/H Circuit).
В усилителе происходит преобразование электрического заряда в
пропорциональное ему электрическое напряжение, являющееся выходным
сигналом линейки. Считывание зарядов ячеек происходит последовательно с
периодом, который задается импульсами CLK от внешнего генератора.
Управление процессом считывания ячеек ПЗС структуры осуществляется при
помощи импульсов, которые поступают от внутреннего генератора (Clock Pulse
Generator / Sample-and-hold Pulse Generator) на вход усилителей мощности
(Clock Drivers).
На рис.11 показаны эпюры сигналов на различных выводах ПЗС линейки.
Видно, что каждому импульсу CLK соответствует поступление на выход
ILX511 сигнала с одного пикселя. Таким образом получаем, что для опроса
всех пикселей линейки необходимо, чтобы между двумя импульсами ROG
было не менее 2048 импульсов CLK. На самом деле количество импульсов
Рис. 9. Относительная спект
р
альная ч
у
вствительность ILX511
Страницы
- « первая
- ‹ предыдущая
- …
- 25
- 26
- 27
- 28
- 29
- …
- следующая ›
- последняя »