ВУЗ:
Составители:
Рубрика:
Порт расширения памяти А обеспечивает синхронный обмен данными с различными типами внешней памяти и внеш-
ними устройствами, в частности, с другими процессорами.
Устройство программного управления генерирует адреса программы, производит выборку команд и их декодирование,
а также производит обработку внутренних и внешних прерываний, осуществляет управление всеми блоками процессора.
Устройство имеет аппаратную поддержку организации программных циклов.
Команды процессора выполняются в трехкаскадном конвейере (выборка, декодирование, выполнение).
Операционный блок содержит АЛУ, выполняющее все арифметические и логические операции над 24-разрядными
данными, два 48-разрядных аккумулятора, два 8-битовых регистра расширения аккумуляторов, устройство сдвига и одно-
тактное устройство умножения-накопления (MAC).
Как устройство программного управления, так и операционный блок имеют в своем составе набор регистров специаль-
ного назначения, таких как счетчик команд, регистр состояния, указатель стека, регистры-источники, буферы и др.
В состав процессора входит также 24-разрядный таймер/счетчик событий, эмулятор и умножитель тактовой частоты. Эмуля-
тор – это схема, позволяющая интерактивно анализировать состояние регистров, памяти, периферийных устройств и управлять
процессом отладки программы пользователя. Умножитель частоты позволяет процессору работать на повышенной внутренней так-
товой частоте, обеспечивая синхронизацию внутренних и внешних тактовых импульсов, а также понижение частоты в энергосбере-
гающем режиме. Процессор имеет производительность 30MIPS при частоте 60 МГц. Рабочее напряжение питания составляет от 3,3
до 5 В.
6.6. ЦСП СЕМЕЙСТВА DSP566XX КОМПАНИИ MOTOROLA
ЦСП этого семейства – это 16-разрядные микропроцессоры с ФТ, специально разработанные для применения в сотовых
телефонах, для которых кроме ЦОС важным является наличие эффективной системы энергосбережения.
Рис. 6.6
Структура процессора DSP566XX представлена на рис. 6.6.
Процессор содержит:
• три блока внутренней памяти (ПП, ПД X, ПД Y);
• три внутренние шины адреса (XAB, YAB, PAB);
• четыре внутренние шины данных (GDB, PDB, XDB, YDB);
• переключатель внутренних шин;
• блок генерации адресов;
• устройство управления программой с аппаратной поддержкой выполнения вложенных циклов и быстрым возвратом
из программ обработки прерываний;
• операционный блок с АЛУ, умножителем-накопителем (МАС) разрядностью16×16, двумя 40-разрядными аккумулято-
рами и 40-битным устройством сдвига;
• порт расширения памяти с соответствующим интерфейсом;
• расширение периферии с общим числом линий 34;
• тройной таймер;
• умножитель частоты;
• отладочный порт и схему эмуляции.
Страницы
- « первая
- ‹ предыдущая
- …
- 62
- 63
- 64
- 65
- 66
- …
- следующая ›
- последняя »