Составители:
37
Изображение в структурной схеме:
d[4]
3 0 {load, SL, SR, clr}&clk
Q slsi, srsi
Q[4]
Сдвиг влево SL: Q[4]=SL(Q.slsi), slsi – последовательный вход при
сдвиге влево.
Сдвиг вправо SR: Q[4]=SR(srsi,Q) , srsi – последовательный вход при
сдвиге вправо
Загрузка load: Q[4]=d[4]
Сброс clr: Q[4]=0
Все микрооперации выполняются по фронту L/H синхросигнала clk.
8-разрядные сдвигающие регистры ACC и B соединяем последовательно
в соответствии с рассмотренной схемой умножения.
Структурная схема выполнения операции умножения
BasB BasC
ACC srA,clrA
7 0 srsi
RA RB S[3]
Cin[2]
B srB CC RALU wrCC
7 0 srsi= Acc[0] C,P
F
7 0
Wrk
wrcw
7 0
CW Wrk1+ consta cnst[1.0]
Wrk1
Рис.4.5. Структурная схема выполнения умножения
с блоком арифметических регистров
Страницы
- « первая
- ‹ предыдущая
- …
- 35
- 36
- 37
- 38
- 39
- …
- следующая ›
- последняя »