Составители:
62
VIII. Моделирование схемы проекта в MaxPlus
В проекте схемы ЭВМ в MaxPlus совмещаются результаты выполнения
нескольких этапов проектирования – неформальный выбор структурной схемы
и схем блоков; неформальное проектирование функциональной схемы ЭВМ в
MaxPLus; неформальное микропрограммирование, моделирование и
кодирование в BorlandC++.
Проект в MaxPlus содержит полное описание схемы ЭВМ и позволяет
выполнить ее верификацию в Симуляторе по
известной методике [2,3].
Здесь приводится краткое описание основных шагов применения
Симулятора и демонстрируется относительная доступность, наглядность и
точность методики верификации.
Моделирование схемы ЭВМ с учетом частоты синхронизации и реальных
задержек в схемах и функциональных элементах позволяет выполнить не
только контроль работоспособности, но и провести исследование для выбора
максимальной частоты синхронизации и
скорости выполнения команд.
1. Открываем редактор временных диаграмм MaxPlus/Waveform.Editor.
Окно симулятора
Страницы
- « первая
- ‹ предыдущая
- …
- 60
- 61
- 62
- 63
- 64
- …
- следующая ›
- последняя »