Автоматизация управления в производственных системах. Федотов А.В. - 107 стр.

UptoLike

Составители: 

107
16-разрядная микроЭВМ
Основу таких ЭВМ составляют 16-разрядные микропроцессоры. Широкое
распространение получили микропроцессоры i8086, аналогом которых являются
отечественные микропроцессоры К1810ВМ86. Микропроцессорный комплект БИС
К1810 предназначен как для построения простейших одноплатных микроЭВМ об-
щего назначения, так и для мультипроцессорных систем. В состав комплекта входят
микропроцессор и вспомогательные БИС, позволяющие строить ЭВМ различной
конфигурации. Комплект К1810 совместим с комплектом КР580.
Схема построения 16-разрядной микроЭВМ на основе микропроцессора
К1810ВМ86 показана на рис. 3.30. Для синхронизации работы микропроцессора ис-
пользована БИС генератора
тактовых импульсов 1810ГФ84.
Генератор выдает последова-
тельность тактовых импульсов
CLS, а также формирует сигнал
сброса микропроцессора CLR и
сигнал готовности внешнего
устройства RDY.
Микропроцессор исполь-
зуется в минимальной конфигу-
рации, что обеспечивается по-
дачей потенциала 5 В на вход
выбора конфигурации MN/MX.
Сигналы микропроцессора IN-
TA (разрешение прерывания),
M/IO (обмен с памя-
тью/устройствами ввода-
вывода), R (чтение данных) и W
(запись данных) образуют шину управления ШУ микроЭВМ.
Для формирования шины адреса ША разрядностью 20-бит использованы три
8-разрядных буферных регистра К580ИР82. Это параллельные регистры с триста-
бильными выходами. Они используются для фиксации адреса, выдаваемого микро-
процессором. Запись соответствующих байтов адреса в регистры управляется сиг-
налами микропроцессора STB (строб адреса) и BHE азрешение старшего байта).
Регистры адреса постоянно включены, что обеспечивается подачей логического ну-
ля на вход выбора микросхем OE.
16-разрядная шина данных формируется с помощью шинных формирователей
(микросхемы КР580ВА86). Эти микросхемы являются 8-разрядными параллельны-
ми двунаправленными приемопередатчиками с тристабильными выходами. Управ-
ляются микросхемы сигналами микропроцессора DE (разрешение передачи данных)
и OP/IP (направление передачи данных). Последний сигнал поступает на вход T вы-
бора направления передачи данных через шинный формирователь.
Рис. 3.30. 16-разрядная микроЭВМ
      16-разрядная микроЭВМ
      Основу таких ЭВМ составляют 16-разрядные микропроцессоры. Широкое
распространение получили микропроцессоры i8086, аналогом которых являются
отечественные микропроцессоры К1810ВМ86. Микропроцессорный комплект БИС
К1810 предназначен как для построения простейших одноплатных микроЭВМ об-
щего назначения, так и для мультипроцессорных систем. В состав комплекта входят
микропроцессор и вспомогательные БИС, позволяющие строить ЭВМ различной
конфигурации. Комплект К1810 совместим с комплектом КР580.
      Схема построения 16-разрядной микроЭВМ на основе микропроцессора
К1810ВМ86 показана на рис. 3.30. Для синхронизации работы микропроцессора ис-
                                                пользована БИС генератора
                                                тактовых импульсов 1810ГФ84.
                                                Генератор выдает последова-
                                                тельность тактовых импульсов
                                                CLS, а также формирует сигнал
                                                сброса микропроцессора CLR и
                                                сигнал готовности внешнего
                                                устройства RDY.
                                                      Микропроцессор исполь-
                                                зуется в минимальной конфигу-
                                                рации, что обеспечивается по-
                                                дачей потенциала 5 В на вход
                                                выбора конфигурации MN/MX.
                                                Сигналы микропроцессора IN-
                                                TA (разрешение прерывания),
                                                M/IO      (обмен     с    памя-
        Рис. 3.30. 16-разрядная микроЭВМ        тью/устройствами         ввода-
                                                вывода), R (чтение данных) и W
(запись данных) образуют шину управления ШУ микроЭВМ.
      Для формирования шины адреса ША разрядностью 20-бит использованы три
8-разрядных буферных регистра К580ИР82. Это параллельные регистры с триста-
бильными выходами. Они используются для фиксации адреса, выдаваемого микро-
процессором. Запись соответствующих байтов адреса в регистры управляется сиг-
налами микропроцессора STB (строб адреса) и BHE (разрешение старшего байта).
Регистры адреса постоянно включены, что обеспечивается подачей логического ну-
ля на вход выбора микросхем OE.
      16-разрядная шина данных формируется с помощью шинных формирователей
(микросхемы КР580ВА86). Эти микросхемы являются 8-разрядными параллельны-
ми двунаправленными приемопередатчиками с тристабильными выходами. Управ-
ляются микросхемы сигналами микропроцессора DE (разрешение передачи данных)
и OP/IP (направление передачи данных). Последний сигнал поступает на вход T вы-
бора направления передачи данных через шинный формирователь.



                                     107