ВУЗ:
Составители:
138
SBHE
Признак старшего байта
SMEMR
Чтение из младшей области памяти
SMEMW
Запись в младшую область памяти
MEMR/MEMW
Чтение/запись из/в память
OWS
Признак отсутствия тактов ожидания
IOR/IOW
Чтение/запись портов ввода/вывода
MEM CS16
Признак передачи 16-разрядных данных из памяти с тактом
ожидания
I/O CS16
Признак передачи 16-разрядных данных из портов ввода/вывода
с тактом ожидания
I/O CHCK
Признак ошибки четности
I/O CHRDY
Готовность устройства
Прерывания и управление ПДП
IRQ3 - IRQ7
Запросы прерывания низкого приоритета
IRQ9 - IRQ15
Запросы прерывания высокого приоритета
DRQ0 - DRQ3
Запросы ПДП высокого приоритета
DRQ5 - DRQ7
Запросы ПДП низкого приоритета
DACK0-DACK3
Подтверждение захвата высокого приоритета
DACK5-DACK7
Подтверждение захвата низкого приоритета
MASTER
Удержание магистрали
AEN
Разрешение адреса
T/C
Конец передачи
Общее управление
OSC
Синхронизация
CLK
Системный генератор
RESET
Системный сброс
REFRESH
Регенерация динамической памяти
Структура IBM-совместимого компьютера на базе микропроцессора i80386
показана на рис. 4.11.
Основой компьютера является 32-разрядный микропроцессор i80386, обозна-
ченный на схеме как CPU. Микропроцессор может дополняться арифметическим
сопроцессором NPU i80387 (или i80287), наличие которого существенно повышает
быстродействие компьютера при выполнении арифметических операций.
Системный контроллер обеспечивает синхронизацию микропроцессора и
формирование ряда управляющих сигналов. Микропроцессор формирует
32-разрядную локальную быстродействующую шину в составе 32-разряной шины
данных D и 32-разрядной шины адреса A. К локальной шине подключены буферы
адреса и данных, а также контроллер памяти, которые формируют 32-разрядную
шину системной памяти, являющуюся внутренней для компьютера. Конструктивно
эта шина реализована в виде разъемов для установки унифицированных модулей
памяти. В результате такого решения объем оперативной памяти легко изменяется в
широких пределах.
SBHE Признак старшего байта
SMEMR Чтение из младшей области памяти
SMEMW Запись в младшую область памяти
MEMR/MEMW Чтение/запись из/в память
OWS Признак отсутствия тактов ожидания
IOR/IOW Чтение/запись портов ввода/вывода
MEM CS16 Признак передачи 16-разрядных данных из памяти с тактом
ожидания
I/O CS16 Признак передачи 16-разрядных данных из портов ввода/вывода
с тактом ожидания
I/O CHCK Признак ошибки четности
I/O CHRDY Готовность устройства
Прерывания и управление ПДП
IRQ3 - IRQ7 Запросы прерывания низкого приоритета
IRQ9 - IRQ15 Запросы прерывания высокого приоритета
DRQ0 - DRQ3 Запросы ПДП высокого приоритета
DRQ5 - DRQ7 Запросы ПДП низкого приоритета
DACK0-DACK3 Подтверждение захвата высокого приоритета
DACK5-DACK7 Подтверждение захвата низкого приоритета
MASTER Удержание магистрали
AEN Разрешение адреса
T/C Конец передачи
Общее управление
OSC Синхронизация
CLK Системный генератор
RESET Системный сброс
REFRESH Регенерация динамической памяти
Структура IBM-совместимого компьютера на базе микропроцессора i80386
показана на рис. 4.11.
Основой компьютера является 32-разрядный микропроцессор i80386, обозна-
ченный на схеме как CPU. Микропроцессор может дополняться арифметическим
сопроцессором NPU i80387 (или i80287), наличие которого существенно повышает
быстродействие компьютера при выполнении арифметических операций.
Системный контроллер обеспечивает синхронизацию микропроцессора и
формирование ряда управляющих сигналов. Микропроцессор формирует
32-разрядную локальную быстродействующую шину в составе 32-разряной шины
данных D и 32-разрядной шины адреса A. К локальной шине подключены буферы
адреса и данных, а также контроллер памяти, которые формируют 32-разрядную
шину системной памяти, являющуюся внутренней для компьютера. Конструктивно
эта шина реализована в виде разъемов для установки унифицированных модулей
памяти. В результате такого решения объем оперативной памяти легко изменяется в
широких пределах.
138
Страницы
- « первая
- ‹ предыдущая
- …
- 136
- 137
- 138
- 139
- 140
- …
- следующая ›
- последняя »
