ВУЗ:
Составители:
162
через гальванические развязки, в качестве которых использованы оптопары
АОТ128Г (V5). Выход каждой оптопары через элемент "И" (микросхема К555ЛА3)
соединен с соответствующей линией шины данных. Каждая входная ячейка форми-
рует один бит шины данных.
Вывод сигналов с шины данных производится через регистры D4 (показан
один регистр из четырех). В качестве регистров применены микросхемы К561ИР9.
К каждому выходу регистра подключен элемент "И", используемый в режиме ин-
вертора и нагруженный на вход оптопары V1 (АОТ128Г), примененной для гальва-
нической развязки.
Силовой выход ячейки вывода выполнен на транзисторах VT9 типа КТ632В1
и VT13 типа КТ817Г. Транзистор VT5 типа КТ3107И обеспечивает защиту выход-
ного транзистора при коротком замыкании выходов. Схема на транзисторе VT2 типа
КТ816Г и стабилитроне VD1 типа КС547В2 предназначена для защиты выходных
транзисторов от перенапряжения при работе на индуктивную нагрузку.
Для адресации ввода-вывода служит схема выбора, использующая микросхе-
мы D1, D2 и D3. Дешифрация адреса осуществляется дешифраторами D1 и D2 типа
К555ИД7. Инверторы D3 типа К555ЛН1 позволяют получить требуемую полярность
сигналов. При адресации используются младшие разряды А0…А2 шины адреса,
сигнал выбора внешних устройств ВА и сигналы чтения-записи ЧТ и ЗП.
Модуль аналоговых сигналов МАС
Модуль аналоговых сигналов МАС преобразует входные аналоговые сигналы
постоянного тока в цифровой двоичный код, а также цифровой двоичный код пре-
образует в выходной сигнал постоянного тока. Погрешность преобразования вход-
ных сигналов в код составляет 0,3 % от максимального значения сигнала. По-
грешность преобразования кода в аналоговый сигнал равна 0,5 %.
Пределы допустимых изменений входных сигналов: 0…5 мА при входном со-
противлении 400 Ом; 0…20 мА при входном сопротивлении 100 Ом; 4…20 мА при
входном сопротивлении 100 Ом; 0…10 В при входном сопротивлении 27 кОм. Вы-
ходные аналоговые сигналы: 0…5 мА при нагрузке 2 кОм; 0…20 мА при нагрузке
0,5 кОм; 4…20 мА при нагрузке 0,5 кОм.
Функциональная схема модуля показана на рис. 4.25. АЦП модуля построен
по принципу преобразования аналогового сигнала в периодический сигнал, частота
которого пропорциональна входному сигналу. Частота преобразованного сигнала
измеряется путем подсчета числа периодов сигнала за фиксированное время 20 мс.
Преобразование "напряжение – частота" выполняется в ячейках DH1…DH8. В
составе ячейки имеются: устройство 1 преобразования напряжения в частоту, вы-
полненное на интегральной микросхеме КР1108ПП1, выпрямители 2 и 3, раздели-
тельный трансформатор Т и усилитель мощности на транзисторе VT1.
Выходной сигнал "частота" ячейки DH1 поступает на дополнительную обмот-
ку разделительного трансформатора следующей ячейки DH2, обеспечивая питанием
ее микросхему 1. При этом разделительный трансформатор ячейки DH1 будет рабо-
тать в режиме питания, а разделительный трансформатор ячейки DH2 – в режиме
через гальванические развязки, в качестве которых использованы оптопары
АОТ128Г (V5). Выход каждой оптопары через элемент "И" (микросхема К555ЛА3)
соединен с соответствующей линией шины данных. Каждая входная ячейка форми-
рует один бит шины данных.
Вывод сигналов с шины данных производится через регистры D4 (показан
один регистр из четырех). В качестве регистров применены микросхемы К561ИР9.
К каждому выходу регистра подключен элемент "И", используемый в режиме ин-
вертора и нагруженный на вход оптопары V1 (АОТ128Г), примененной для гальва-
нической развязки.
Силовой выход ячейки вывода выполнен на транзисторах VT9 типа КТ632В1
и VT13 типа КТ817Г. Транзистор VT5 типа КТ3107И обеспечивает защиту выход-
ного транзистора при коротком замыкании выходов. Схема на транзисторе VT2 типа
КТ816Г и стабилитроне VD1 типа КС547В2 предназначена для защиты выходных
транзисторов от перенапряжения при работе на индуктивную нагрузку.
Для адресации ввода-вывода служит схема выбора, использующая микросхе-
мы D1, D2 и D3. Дешифрация адреса осуществляется дешифраторами D1 и D2 типа
К555ИД7. Инверторы D3 типа К555ЛН1 позволяют получить требуемую полярность
сигналов. При адресации используются младшие разряды А0…А2 шины адреса,
сигнал выбора внешних устройств ВА и сигналы чтения-записи ЧТ и ЗП.
Модуль аналоговых сигналов МАС
Модуль аналоговых сигналов МАС преобразует входные аналоговые сигналы
постоянного тока в цифровой двоичный код, а также цифровой двоичный код пре-
образует в выходной сигнал постоянного тока. Погрешность преобразования вход-
ных сигналов в код составляет 0,3 % от максимального значения сигнала. По-
грешность преобразования кода в аналоговый сигнал равна 0,5 %.
Пределы допустимых изменений входных сигналов: 0…5 мА при входном со-
противлении 400 Ом; 0…20 мА при входном сопротивлении 100 Ом; 4…20 мА при
входном сопротивлении 100 Ом; 0…10 В при входном сопротивлении 27 кОм. Вы-
ходные аналоговые сигналы: 0…5 мА при нагрузке 2 кОм; 0…20 мА при нагрузке
0,5 кОм; 4…20 мА при нагрузке 0,5 кОм.
Функциональная схема модуля показана на рис. 4.25. АЦП модуля построен
по принципу преобразования аналогового сигнала в периодический сигнал, частота
которого пропорциональна входному сигналу. Частота преобразованного сигнала
измеряется путем подсчета числа периодов сигнала за фиксированное время 20 мс.
Преобразование "напряжение – частота" выполняется в ячейках DH1…DH8. В
составе ячейки имеются: устройство 1 преобразования напряжения в частоту, вы-
полненное на интегральной микросхеме КР1108ПП1, выпрямители 2 и 3, раздели-
тельный трансформатор Т и усилитель мощности на транзисторе VT1.
Выходной сигнал "частота" ячейки DH1 поступает на дополнительную обмот-
ку разделительного трансформатора следующей ячейки DH2, обеспечивая питанием
ее микросхему 1. При этом разделительный трансформатор ячейки DH1 будет рабо-
тать в режиме питания, а разделительный трансформатор ячейки DH2 – в режиме
162
Страницы
- « первая
- ‹ предыдущая
- …
- 160
- 161
- 162
- 163
- 164
- …
- следующая ›
- последняя »
