ВУЗ:
Составители:
92
запись результатов выполненной операции (если требуется) и переход к
новому циклу.
Выполнение команды происходит за несколько машинных циклов. Первым
следует цикл выборки команды из памяти, осуществляемый шинным интерфейсом.
Каждый цикл состоит из последовательности тактов, которые синхронизируются с
помощью тактовых импульсов частотой до 5 МГц, подаваемых на соответствующий
вход микропроцессора.
16-разрядный микропроцессор К1801ВМ1
Микропроцессорный комплект БИС К1801 предназначен для построения мик-
роЭВМ с системой команд «Электроника – 60М» и унифицированным интерфейсом
по ОСТ 11.305.903-80. БИС центральных процессоров этого комплекта являются за-
вершенными однокристальными микропроцессорами и жестко ориентированы на
микропрограммную эмуляцию системы команд «Электроника – 60».
Комплект К1801 дополняется комплектом К1809, в который входят БИС для
обслуживания периферийных устройств. В состав серии К1801 входят центральные
микропроцессоры ВМ1, ВМ2 и ВМ3, причем каждый последующий имеет дополни-
тельные возможности по сравнению с предыдущим.
Микропроцессор К1801ВМ1 предназначен для построения микроЭВМ. Имеет
разрядность 16 бит как для данных, так и для адресов. Кристалл микропроцессора
имеет размер 5х5 мм и содержит около 50 тыс. транзисторов. Тактовая частота мик-
ропроцессора до 5 МГц. Система команд включает 69 команд. Адресуемая память
64 Кбайт.
Структура микропроцессора
Структура микропроцессора показана на рис. 3.17. В состав микропроцессора
входят: устройство обработки информации УОИ (DPU), устройство микропро-
граммного управления УУ (CU), содержащее в своем составе программируемую ло-
гическую матрицу и регистр команды RI, блок сопряжения с общей шиной MCU,
блок обработки прерываний ICU, арбитр магистрали АМ, устройство синхрониза-
ции CLG.
Устройство обработки информации УОИ имеет в своем составе сверхопера-
тивную память на 16-разрядных регистрах, из которых 8 программно доступны (R0
– R7). При этом за регистрами R6 и R7 закреплены функции указателя стека SP и
счетчика команд СК соответственно. Кроме этого, имеется арифметико-логическое
устройство АЛУ и регистр состояний RS (регистр слова состояния процессора
ССП). Биты этого регистра имеют следующее назначение:
С – признак переноса,
V – признак арифметического переполнения,
Z – признак нуля,
N – признак знака,
Т – признак прерывания по завершению команды,
I/O – установка приоритета (разрешение прерываний).
Операционный блок выполняет следующие функции:
запись результатов выполненной операции (если требуется) и переход к
новому циклу.
Выполнение команды происходит за несколько машинных циклов. Первым
следует цикл выборки команды из памяти, осуществляемый шинным интерфейсом.
Каждый цикл состоит из последовательности тактов, которые синхронизируются с
помощью тактовых импульсов частотой до 5 МГц, подаваемых на соответствующий
вход микропроцессора.
16-разрядный микропроцессор К1801ВМ1
Микропроцессорный комплект БИС К1801 предназначен для построения мик-
роЭВМ с системой команд «Электроника – 60М» и унифицированным интерфейсом
по ОСТ 11.305.903-80. БИС центральных процессоров этого комплекта являются за-
вершенными однокристальными микропроцессорами и жестко ориентированы на
микропрограммную эмуляцию системы команд «Электроника – 60».
Комплект К1801 дополняется комплектом К1809, в который входят БИС для
обслуживания периферийных устройств. В состав серии К1801 входят центральные
микропроцессоры ВМ1, ВМ2 и ВМ3, причем каждый последующий имеет дополни-
тельные возможности по сравнению с предыдущим.
Микропроцессор К1801ВМ1 предназначен для построения микроЭВМ. Имеет
разрядность 16 бит как для данных, так и для адресов. Кристалл микропроцессора
имеет размер 5х5 мм и содержит около 50 тыс. транзисторов. Тактовая частота мик-
ропроцессора до 5 МГц. Система команд включает 69 команд. Адресуемая память
64 Кбайт.
Структура микропроцессора
Структура микропроцессора показана на рис. 3.17. В состав микропроцессора
входят: устройство обработки информации УОИ (DPU), устройство микропро-
граммного управления УУ (CU), содержащее в своем составе программируемую ло-
гическую матрицу и регистр команды RI, блок сопряжения с общей шиной MCU,
блок обработки прерываний ICU, арбитр магистрали АМ, устройство синхрониза-
ции CLG.
Устройство обработки информации УОИ имеет в своем составе сверхопера-
тивную память на 16-разрядных регистрах, из которых 8 программно доступны (R0
– R7). При этом за регистрами R6 и R7 закреплены функции указателя стека SP и
счетчика команд СК соответственно. Кроме этого, имеется арифметико-логическое
устройство АЛУ и регистр состояний RS (регистр слова состояния процессора
ССП). Биты этого регистра имеют следующее назначение:
С – признак переноса,
V – признак арифметического переполнения,
Z – признак нуля,
N – признак знака,
Т – признак прерывания по завершению команды,
I/O – установка приоритета (разрешение прерываний).
Операционный блок выполняет следующие функции:
92
Страницы
- « первая
- ‹ предыдущая
- …
- 90
- 91
- 92
- 93
- 94
- …
- следующая ›
- последняя »
