ВУЗ:
Составители:
Рис. 3.12 Таблица выходов дешифратора
Таблицы дешифратора (рис. 3.11, 3.12) служат эквивалентом для синтеза схемы преобразователя в
удобной для конструирования форме комбинаторной, релейной или матричной логики. Наиболее
перспективна упорядоченная архитектура матричной логики, предполагающая программирование ПЗУ
или ПЛМ. Проектирование матрицы дешифратора организуют методами аналогии преобразования
функции из адресного пространства мнемоники (рис. 3.11, 3.12) таблиц истинности в топологию
схемотехники нормально дизъюнктивной формы. При этом таблицы (рис. 3.11, 3.12) транспонируют и
по таблице входов (рис. 3.11) программируют матрицы И/НЕ-И (единицы – по адресам матрицы И, а
нули – по позициям матрицы НЕ-И). Выходная таблица (рис. 3.12) копируется на матрицу ИЛИ (рис.
3.13): соответственно местоположение логических единиц отображается в междуузлии точкой,
отражающей логический вентиль (рис. 3.13).
Рис. 3.13 Матричная схема
дешифратора
3.3.2 Расчет ПИП
1 Определяем число импульсов m
за фиксированный интервал
Т = 0,1 с для известного диапазона
частоты f АД:
а) m
max
= f
max
T = 200 ⋅ 0,1 = 20;
б) m
min
= f
min
T = 50 ⋅ 0,1 = 5;
в) ∆m = ∆f T = 0,75 ⋅ 0,1 = 0,075;
г)
fm
mm
m
ε==
−
⋅
=
−
⋅
∆
=ε 5,0
520
100075,0100
minmax
,
что соответствует заданной
погрешности.
2 Находим угол θ вектора ЭДС
АД по формуле ]град[
2
m
p
π
=θ
:
а) θ
max
= 120 m
max
= 120 ⋅ 20 = 2400;
б) θ
min
= 120 m
min
= 120 ⋅ 5 = 600;
a
a
a
i
a
m
a
1
a
2
a
i
a
m-1
a
m
b
1
b
2
b
i
b
m-1
b
m
c
1
c
2
c
i
c
m-1
c
m
1 2 i m-1 m 1 2 i m-1 m 1 2
1
X
1
X
2
X
3
X
4
X
5
X
6
X
7
X
8
Страницы
- « первая
- ‹ предыдущая
- …
- 33
- 34
- 35
- 36
- 37
- …
- следующая ›
- последняя »