Схемотехника МИС. Компьютерный электропривод - 39 стр.

UptoLike

Составители: 

преобразователя, подобного УВ, но на семисторах с двусторонним управлением. Подобие функций
защиты на различных иерархических уровнях обуславливает эквивалентность их архитектур, поэтому
периферийная схема КЗВ соответствует анализируемой структуре диагностики электробезопасности в
узлах, с адресами топологических входов и выходов УВ. При этом схема замещения периферии КЗВ
идентична типовой структуре следящей обратной связи интегральной функции, конструируемой из
последовательного включения узла с входным адресом УВ-КЗВ-ПК-КУН-УВ, коммутирующего ток
генератора в узел с выходным адресом УВ.
Как и эквивалентные на различных уровнях интеграции схемы АС, систематизированы вложением
друг в друга адресные пространства таблиц, подпрограмм и программ ПО, что приводит к
упорядоченности по информатизации интегральные АС и дифференциальное ПО в гибкую и
многофункциональную, ассоциативную и универсальную архитектуру. Идентичность схемо- и
мнемотехнических образов позволяет моделировать адаптивную архитектуру по методам эквивалентов
с нормируемыми мерами, организующим целенаправленную последовательность простых
эквивалентных операций, т.е. информационную технологию проектирования линейных решений в
явном виде с адаптивными характеристиками и воспроизводимыми результатами, регламентируемыми
априори точностью цифровых эквивалентов.
Сущность информационной технологии проектирования иллюстрирует синтез и анализ
функциональной схемы КЭП с МЗ на примере микропроцессорного комплекта БИС К745.
Из семейства число-импульсных БИС для конструирования контрольно-измерительных комплексов
предназначена микросхема К745ИК1801-2 [14]. Этот микроконтроллер обеспечивает функции
управления и обработки данных при обмене информацией между последовательным однобитовым
каналом связи (системной магистралью) микрокалькулятора МК-52 в режиме прямого доступа и
адресуемой памятью с произвольной выборкой.
Адресацию знакомест из системной магистрали Рг на выходную шину данных
{}
3
0
Y организует
шина адреса
{}
7
0
X по последовательной выборке с линейным законом сканирования. Для считывания
информации с системной магистрали число-импульсного ПК необходимо выходные шины адреса X и
данных Y микроконтроллера К745 объединить поразрядно с соответствующими входами каналов
управления КУН и КУЧ по позициям
{}
12,1 (см. рис. 4.2). При этом информационные выходы
{
}
6,1
каналов управления подключают к соответствующим управляющим входам УВ и УИ. Каналы защиты
КЗВ, КЗИ и КЗД соединяют с узлами диагностики КЭП по аналогии со структурной схемой (рис. 4.1), а
их выходы
{}
3,1 коммутируют с директивными входами
{}
2
0
K при динамической индикации
нарушений (см. рис. 4.2) или с входной шиной данных
{}
2
0
D при статической регистрации
контролируемых режимов.
На функциональной схеме шина данных
{}
3
0
D
cлужит для считывания динамических характеристик
АД, формируемых измерительным каналом КИС на информационных выходах
{}
4,1 . Для адресации
знакомест в системной магистрали Рг микроконтроллера тактовые входы
{}
1
4
Ф соединяют с
частотными выходами
{}
1
40
i
F фазового генератора ПК, вход синхронизации СИ машинных циклов
00
/1 FT = объединяют со сканирующим выходом I
3
центрального микропроцессора ПК [4, 13, 14], а
системную магистраль Рг по связям {0, 4} (рис. 4.2) включают в разрыв канала динамической памяти
между входами Рг микросхем DD2 и DD3 (см. рис. 2.25 [13]). При организации прямого доступа к
динамической памяти в этот разрыв последовательно подключают оперативные регистры
конструируемых интерфейсов, например, системные вводы 0 и выводы 4 магистрали Рг