Микропроцессорные системы и программное обеспечение в средствах связи. Гребешков А.Ю. - 144 стр.

UptoLike

Составители: 

Рубрика: 

Микропроцессорные системы и программное обеспечение в средствах связи
144
для передачи проверочных бит адресов ЕСС (error correction
code) выделено 8 разрядов;
2 разрядабиты занятия для адресации одного из четырех
банков памяти
для передачи данных выделено 32 разряда;
для передачи проверочных бит данных ЕСС выделено 8
разрядов.
На шине имеется 16 портов для подключения к BAP, CAP, IOC и
два порта для подключения к общей памяти
CMY.
Общая память CMY (common memory) является общей опера-
тивной физической памятью, предназначенной для хранения коммута-
ционных программ, административных программ, программ техниче-
ской эксплуатации, базы станционных данных, базы абонентских дан-
ных, данных по межстанционной соединительно сети, статистических
учетных данных по маршрутизации, используемых всеми процессорами
в составе CP113. Емкость CMY составляет от 64 Мбайт до 512 Мбайта.
Память CMY конструктивно
состоит из четырёх физических банков па-
мяти, нумеруемых от 0 до 3; ёмкость каждого банка составляет от 16
Мбайт до 64 (128) Мбайт. В каждом банке находятся ячейки с уникаль-
ными (неповторяющимися) физическими адресами. Общая память CMY
работает с тактовой частотой 16 МГц, подключена к двум портам вво-
да-ввода для шины общей памяти.
В целях обеспечения
надежности, общая память CMY дублирова-
на, при этом содержимое 0 ветви памяти (CMY0) должно быть до бита
идентично содержимому памяти ветви 1 (CMY1). С этой целью произ-
водится регулярная синхронизация физического содержимого ветви
памяти, являющейся активной, с содержимым ветви памяти, находя-
щейся в «горячем» резерве (stand by). Эта процедура обеспечивает по-
стоянную оперативную готовность, надёжность и безотказность про
-
граммного обеспечения управления.
  Микропроцессорные системы и программное обеспечение в средствах связи

       • для передачи проверочных бит адресов ЕСС (error correction
          code) выделено 8 разрядов;
       • 2 разряда – биты занятия для адресации одного из четырех
          банков памяти
       • для передачи данных выделено 32 разряда;
       • для передачи проверочных бит данных ЕСС выделено 8
          разрядов.
     На шине имеется 16 портов для подключения к BAP, CAP, IOC и
два порта для подключения к общей памяти CMY.
     Общая память CMY (common memory) является общей опера-
тивной физической памятью, предназначенной для хранения коммута-
ционных программ, административных программ, программ техниче-
ской эксплуатации, базы станционных данных, базы абонентских дан-
ных, данных по межстанционной соединительно сети, статистических
учетных данных по маршрутизации, используемых всеми процессорами
в составе CP113. Емкость CMY составляет от 64 Мбайт до 512 Мбайта.
Память CMY конструктивно состоит из четырёх физических банков па-
мяти, нумеруемых от 0 до 3; ёмкость каждого банка составляет от 16
Мбайт до 64 (128) Мбайт. В каждом банке находятся ячейки с уникаль-
ными (неповторяющимися) физическими адресами. Общая память CMY
работает с тактовой частотой 16 МГц, подключена к двум портам вво-
да-ввода для шины общей памяти.
     В целях обеспечения надежности, общая память CMY дублирова-
на, при этом содержимое 0 ветви памяти (CMY0) должно быть до бита
идентично содержимому памяти ветви 1 (CMY1). С этой целью произ-
водится регулярная синхронизация физического содержимого ветви
памяти, являющейся активной, с содержимым ветви памяти, находя-
щейся в «горячем» резерве (stand by). Эта процедура обеспечивает по-
стоянную оперативную готовность, надёжность и безотказность про-
граммного обеспечения управления.

                                   144