Микропроцессорные системы и программное обеспечение в средствах связи. Гребешков А.Ю. - 154 стр.

UptoLike

Составители: 

Рубрика: 

Микропроцессорные системы и программное обеспечение в средствах связи
154
лизована в виде заказной микросхемы, именуемой также специальной
интегральной схемой, ориентированной на приложение ASIC (applica-
tion-specific integrated circuit). Эта схема реализует следующие функции:
прием из обеих шин B:CMY данных и адресов для записи в фи-
зическую оперативную память;
передача в BCMY0 и BCMY1 данных, считанных из физической
оперативной памяти;
проверка корректности адресов и данных с
помощью кода ис-
правления ошибок ЕСС.
При записи с помощью кода ECC существует возможность испра-
вить однобитовые ошибки; при чтении данные корректируются непо-
средственно в памяти CMY с помощью модуля CMYM. Многобитовые
ошибки обнаруживаются, но не исправляются. В случае обнаружения
ошибки, процедура записи в память или чтения из памяти повторяется
до двух раз,
а после этого, при наличии ошибки, запускается программа
диагностики и восстановления. Ограниченное количество повторов обу-
словлено необходимостью функционирования системы коммутации в
реальном масштабе времени.
Поддержка сети для передачи данных и поддержка передачи ад-
ресов, контроль ECC и управление выбором шин для запи-
си/считывания данных также реализовано с помощью ASIC в целях
обеспечения
работы в реальном времени.
Контроллер циклов при обращении к общей памяти
CMYMFC (common memory, maintenance facilities an cycle control) гене-
рирует все внутренние управляющие сигналы для CMY, которые необ-
ходимы для поддержки синхронности циклов записи/считывания.
Контролер технического обслуживания позволяет выполнять
анализ обнаруженных ошибок и выводить данные на панель техниче-
ского обслуживания процессора СР113c.
  Микропроцессорные системы и программное обеспечение в средствах связи
лизована в виде заказной микросхемы, именуемой также специальной
интегральной схемой, ориентированной на приложение ASIC (applica-
tion-specific integrated circuit). Эта схема реализует следующие функции:
     • прием из обеих шин B:CMY данных и адресов для записи в фи-
         зическую оперативную память;
     • передача в BCMY0 и BCMY1 данных, считанных из физической
         оперативной памяти;
     • проверка корректности адресов и данных с помощью кода ис-
         правления ошибок ЕСС.
     При записи с помощью кода ECC существует возможность испра-
вить однобитовые ошибки; при чтении данные корректируются непо-
средственно в памяти CMY с помощью модуля CMYM. Многобитовые
ошибки обнаруживаются, но не исправляются. В случае обнаружения
ошибки, процедура записи в память или чтения из памяти повторяется
до двух раз, а после этого, при наличии ошибки, запускается программа
диагностики и восстановления. Ограниченное количество повторов обу-
словлено необходимостью функционирования системы коммутации в
реальном масштабе времени.
     Поддержка сети для передачи данных и поддержка передачи ад-
ресов,   контроль   ECC   и    управление   выбором    шин    для   запи-
си/считывания данных также реализовано с помощью ASIC в целях
обеспечения работы в реальном времени.
     Контроллер      циклов    при    обращении    к   общей    памяти
CMYMFC (common memory, maintenance facilities an cycle control) гене-
рирует все внутренние управляющие сигналы для CMY, которые необ-
ходимы для поддержки синхронности циклов записи/считывания.
     Контролер технического обслуживания позволяет выполнять
анализ обнаруженных ошибок и выводить данные на панель техниче-
ского обслуживания процессора СР113c.



                                     154