ВУЗ:
Составители:
Рубрика:
Микропроцессорные системы и программное обеспечение в средствах связи
242
Блок сообщений (Messaging Unit, MU) обеспечивает обмен дан-
ными между шиной PCI и МПр 80321. Этот блок использует систему
прерываний для уведомления МПр о поступлении новых данных. Здесь
применяются специальные внутренние регистры для организации про-
межуточного хранения и обмена данными.
Контроллер оперативной памяти DDR позволяет реализовать пря-
мое управление подсистемой памяти PC200 DDR SDRAM. Возможно-
сти контроллера позволяют программно
поддерживать выбор микро-
схемы памяти и коды коррекции ошибок (error correction codes, ECC).
Блок интерфейса периферийной шины (peripheral bus interface
unit, PBI) представляет собой тракт для обмена данными для тех ком-
понентов аппаратного обеспечения МПр 80321, которые не имеют ин-
терфейса с шиной PCI и/или размещение которых неоптимально на
шине PCI. Примером таких компонентов является флэш-память (flash
memory) и интерфейсные порты к
ПЦОС. Блок PBI позволяет МПр
80321 обрабатывать данные и взаимодействовать с указанными выше
компонентами при организации ввода/вывода. Блок PBI поддерживает
32-х разрядную передачу данных с рабочей тактовой частотой 33, 66 и
100 МГц.
Блок ускорителя приложений (Application Accelerator Unit, AAU)
выполняет операцию переноса блоков данных в локальную память МПр
80321 или из локальной памяти а также выполняет булевы
операции с
данными, такие как «исключающее ИЛИ» (XOR).
Блок мониторинга производительности (performance monitoring
unit, PMON) позволяет организовать мониторинг событий, происходя-
щих на МПр 80321. Для этого могут использоваться 14 счётчиков собы-
тий, запрограммированных для наблюдения за событиями. Множество
событий, за которым осуществляется наблюдение должны быть опре-
делены заранее.
Микропроцессорные системы и программное обеспечение в средствах связи Блок сообщений (Messaging Unit, MU) обеспечивает обмен дан- ными между шиной PCI и МПр 80321. Этот блок использует систему прерываний для уведомления МПр о поступлении новых данных. Здесь применяются специальные внутренние регистры для организации про- межуточного хранения и обмена данными. Контроллер оперативной памяти DDR позволяет реализовать пря- мое управление подсистемой памяти PC200 DDR SDRAM. Возможно- сти контроллера позволяют программно поддерживать выбор микро- схемы памяти и коды коррекции ошибок (error correction codes, ECC). Блок интерфейса периферийной шины (peripheral bus interface unit, PBI) представляет собой тракт для обмена данными для тех ком- понентов аппаратного обеспечения МПр 80321, которые не имеют ин- терфейса с шиной PCI и/или размещение которых неоптимально на шине PCI. Примером таких компонентов является флэш-память (flash memory) и интерфейсные порты к ПЦОС. Блок PBI позволяет МПр 80321 обрабатывать данные и взаимодействовать с указанными выше компонентами при организации ввода/вывода. Блок PBI поддерживает 32-х разрядную передачу данных с рабочей тактовой частотой 33, 66 и 100 МГц. Блок ускорителя приложений (Application Accelerator Unit, AAU) выполняет операцию переноса блоков данных в локальную память МПр 80321 или из локальной памяти а также выполняет булевы операции с данными, такие как «исключающее ИЛИ» (XOR). Блок мониторинга производительности (performance monitoring unit, PMON) позволяет организовать мониторинг событий, происходя- щих на МПр 80321. Для этого могут использоваться 14 счётчиков собы- тий, запрограммированных для наблюдения за событиями. Множество событий, за которым осуществляется наблюдение должны быть опре- делены заранее. 242
Страницы
- « первая
- ‹ предыдущая
- …
- 240
- 241
- 242
- 243
- 244
- …
- следующая ›
- последняя »