ВУЗ:
Составители:
34
D10 или D11, четвертый – из сигналов D12, D13, D14 или D15. Пятый
мультиплексор обеспечивает выбор одного из ранее выбранных сигна-
лов (с выходов четырех мультиплексоров первого каскада) в зависимо-
сти от кода, подаваемого на А3 и А2. На входы разрешения работы
V
всех мультиплексоров должен быть подан активный входной уровень
(нулевой в случае КР1533КП2). При таком соединении могут использо-
ваться мультиплексоры без входа разрешения
Например, определим какой сигнал A3A2A1A0 нужно подать, что-
бы вывести на выход схемы F1 сигнал D10, приходящий на вход 1D2
мультиплексора DD2. Вход 1D2 соответствует цифре 2
10
, таким обра-
зом, на адресные входы A0A1 необходимо подать сигнал 10
2
. В первом
каскаде мультиплексоров DD1, DD2 будут выбраны сигналы D2, D6,
D10, D14. Согласно схеме (рис. 3.2) мультиплексор DD3 должен под-
ключить на выход ножку 4 (вход 1D2), на которую приходит сигнал с
выхода первой секции мультиплексора DD2. Код входа 1D2 мульти-
плексора DD3 равен 2
10
, таким образом, на адресные входы A2A3 следу-
ет подать сигнал 10
2
. Итак, чтобы D10 передалось на выход всей схемы,
на адресных линиях A3A2A1A0 должен присутствовать код 1010
2
.
Параллельное соединение мультиплексоров
Параллельное соединение мультиплексоров реализуется с помо-
щью дешифратора. Пример реализации показан на рис. 3.3 (см. также
табл. 3.2). В данном примере используется дешифратор КР1554ИД14,
для работы которого необходимо подать логический ноль на вход раз-
решения
E0
. Для выбора одного информационного входа мультиплек-
соров из 16 необходимы 4 входные линии адреса: A3, А2, A1 и А0.
Старшие разряды адреса А3 и А2 подаются на входы данных дешифра-
тора. Соответствующие выходы DC подключаются к входу разрешения
V
мультиплексоров (DD2, DD3). DC выбирает, какой из мультиплексо-
ров DD2, DD3 будет работать. На выходах остальных мультиплексоров
независимо от значений переменных D будет «0». Активный мульти-
плексор выбирает в зависимости от кода, поданного на A1 и А0, соот-
ветственно: первый – один из сигналов D0, D1, D2 или D3, второй – из
сигналов D4, D5, D6 или D7, третий – из сигналов D8, D9, D10 или D11,
четвертый – из сигналов D12, D13, D14 или D15. Сигналы с выходов
мультиплексоров суммируются.
Например, при подаче A3A2A1A0 = 0010
2
= 2
10
на входы данных
DC будет приходить код A3A2=00
2
=0
10
, следовательно, будет разрешена
работа только первого мультиплексора. На выходах остальных мульти-
плексоров будет логический 0, т.е. F2=F3=F4=0. На адресные входы
Страницы
- « первая
- ‹ предыдущая
- …
- 32
- 33
- 34
- 35
- 36
- …
- следующая ›
- последняя »