ВУЗ:
Составители:
17
Далее выполняется моделирование. Следует заметить, что в
несинхронных схемах, в которых нет сигнала синхронизации clk, задание
параметров, показанное на рис. 1-6 для синхронных схем, будет несколько
отличаться.
Порядок выполнения работы
1. Разработать на языке VHDL и ввести схему шестиразрядного
счетчика. Выполнить функциональное (Behavioral Simulation) и временное
(Post-Fit Simulation) моделирование. Выполнить реализацию проекта.
Исследовать результаты размещения схемы в кристалле, в том числе
размещение входных и выходных сигналов на контактах ПЛИС. Для этого
в окне Processes надо раскрыть пункт Implement Design, в нем раскрыть
пункт Fit, а затем – Fitter Report. После открытия Fitter Report нужно
выбрать требуемый пункт (например, Text Report) и проанализировать
полученные данные.
2. Повторить п. 1 для восьмиразрядного счетчика, добавив в счетчик
занесение начального значения и сброс в нулевое состояние.
3. Разработать на языке VHDL и ввести схему сумматора с регистром
на выходе. Выходы комбинационного сумматора и регистра вывести на
выход схемы. Выполнить функциональное и временное моделирование,
отметить
различие результатов и сделать выводы. Выполнить реализацию
проекта. Исследовать результаты размещения схемы в кристалле, в том
числе размещение входных и выходных сигналов на контактах ПЛИС.
4. Разработать схему фиксации данных. Схемы содержит два
четырехразрядных регистра Р1 и Р2. Четырехразрядные данные поступают
на вход схемы одновременно с четырехразрядным кодом признака. Если
признак
равен i, то входные данные фиксируются на Р1, Если признак
равен j, то входные данные фиксируются на Р2. (i – номер варианта, j = 15-
i). Если признак не равен i или j, то входные данные игнорируются.
Далее выполняется моделирование. Следует заметить, что в
несинхронных схемах, в которых нет сигнала синхронизации clk, задание
параметров, показанное на рис. 1-6 для синхронных схем, будет несколько
отличаться.
Порядок выполнения работы
1. Разработать на языке VHDL и ввести схему шестиразрядного
счетчика. Выполнить функциональное (Behavioral Simulation) и временное
(Post-Fit Simulation) моделирование. Выполнить реализацию проекта.
Исследовать результаты размещения схемы в кристалле, в том числе
размещение входных и выходных сигналов на контактах ПЛИС. Для этого
в окне Processes надо раскрыть пункт Implement Design, в нем раскрыть
пункт Fit, а затем – Fitter Report. После открытия Fitter Report нужно
выбрать требуемый пункт (например, Text Report) и проанализировать
полученные данные.
2. Повторить п. 1 для восьмиразрядного счетчика, добавив в счетчик
занесение начального значения и сброс в нулевое состояние.
3. Разработать на языке VHDL и ввести схему сумматора с регистром
на выходе. Выходы комбинационного сумматора и регистра вывести на
выход схемы. Выполнить функциональное и временное моделирование,
отметить различие результатов и сделать выводы. Выполнить реализацию
проекта. Исследовать результаты размещения схемы в кристалле, в том
числе размещение входных и выходных сигналов на контактах ПЛИС.
4. Разработать схему фиксации данных. Схемы содержит два
четырехразрядных регистра Р1 и Р2. Четырехразрядные данные поступают
на вход схемы одновременно с четырехразрядным кодом признака. Если
признак равен i, то входные данные фиксируются на Р1, Если признак
равен j, то входные данные фиксируются на Р2. (i – номер варианта, j = 15-
i). Если признак не равен i или j, то входные данные игнорируются.
17
Страницы
- « первая
- ‹ предыдущая
- …
- 15
- 16
- 17
- 18
- 19
- …
- следующая ›
- последняя »
