ВУЗ:
Составители:
34
По принципу организации управления вычислительным процессом
различают процессоры схемного типа или «жесткой» логикой, с
микропрограммным и смешанным (микропрограммно-схемным) управлением.
Схемное управление - управление, при котором для выполнения любой
операции последовательность управляющих сигналов задается логическими
схемами (см. рис. 4.3). Различают центральное, местное и смешанное схемное
управление.
Схемный принцип управления
1 0 0 1 … 0
……
УПn – управляющие части
Рис. 4.3.
В процессорах с центральным управлением длительность рабочего цикла
выбирается такой, чтобы за время между двумя управляющими сигналами
выполнялась самая длинная операция в процессоре. Такие процессоры
получили название синхронных, а блок, в котором формируются управляющие
сигналы для всех исполнительных устройств ЭВМ, называют центральным
блоком управления (ЦБУ).
В синхронных процессорах при
выполнении большинства операций,
особенно коротких (например, операция сложения), происходит потеря
машинного времени, связанная с непроизводительными простоями процессора.
Однако структура процессора отличается простотой, экономичностью и удобна
в эксплуатации.
В процессорах с местным управлением вычислительным процессом
управление производится так, что каждая операция выполняется после
выполнения предыдущей операции. При этом каждое исполнительное
устройство
после окончания работы формирует сигнал «Конец работы»,
который одновременно является сигналом «Начало работы» другого
исполнительного устройства. Процессоры с переменной длительностью
рабочего цикла, величина которого зависит от вида выполняемой операции и
кодов операндов, называют асинхронными. В асинхронных процессорах
основные исполнительные устройства имеют местные (автономные) блоки
Дешифратор
команд
УП 2 УП 3 УП 1 УП N
По принципу организации управления вычислительным процессом
различают процессоры схемного типа или «жесткой» логикой, с
микропрограммным и смешанным (микропрограммно-схемным) управлением.
Схемное управление - управление, при котором для выполнения любой
операции последовательность управляющих сигналов задается логическими
схемами (см. рис. 4.3). Различают центральное, местное и смешанное схемное
управление.
Схемный принцип управления
Дешифратор
команд
1 0 0 1 … 0
УП 1 УП 2 УП 3 УП N
……
УПn – управляющие части
Рис. 4.3.
В процессорах с центральным управлением длительность рабочего цикла
выбирается такой, чтобы за время между двумя управляющими сигналами
выполнялась самая длинная операция в процессоре. Такие процессоры
получили название синхронных, а блок, в котором формируются управляющие
сигналы для всех исполнительных устройств ЭВМ, называют центральным
блоком управления (ЦБУ).
В синхронных процессорах при выполнении большинства операций,
особенно коротких (например, операция сложения), происходит потеря
машинного времени, связанная с непроизводительными простоями процессора.
Однако структура процессора отличается простотой, экономичностью и удобна
в эксплуатации.
В процессорах с местным управлением вычислительным процессом
управление производится так, что каждая операция выполняется после
выполнения предыдущей операции. При этом каждое исполнительное
устройство после окончания работы формирует сигнал «Конец работы»,
который одновременно является сигналом «Начало работы» другого
исполнительного устройства. Процессоры с переменной длительностью
рабочего цикла, величина которого зависит от вида выполняемой операции и
кодов операндов, называют асинхронными. В асинхронных процессорах
основные исполнительные устройства имеют местные (автономные) блоки
34
Страницы
- « первая
- ‹ предыдущая
- …
- 32
- 33
- 34
- 35
- 36
- …
- следующая ›
- последняя »
