ВУЗ:
Составители:
Рубрика:
15
Кодер управляется схемой управления СУ, которая содержит генера-
тор тактовых импульсов ГТИ и распределитель импульсов РИ. ГТИ син-
хронизирует работу кодера и источника сообщений ИС, обеспечивая син-
хронный сдвиг кодовой информации в регистрах РС1 и РС. РИ формирует
за цикл работы распределенные во времени управляющие импульсы ⎯
импульс сброса-записи и
импульс каждого номера такта в цикле. На нуле-
вом такте осуществляется параллельная запись исходного кода в РС1,
установка в нуль триггера управления ТУ электронного ключа и сброс РС
кодера. При этом выход 3 ЭК подключается ко входу 1. На
(m+1)-м такте
ТУ устанавливается в единицу. При этом выход 3 ЭК подключается ко вхо-
ду 2, замыкая обратную связь с выхода М2 на вход РС. Сбросом РИ на
(n+m+1)-м такте завершается цикл работы СУ. Для данной организации
цикла работы характерно наличие паузы в
m тактов (m нулей) между комби-
нациями циклического кода на выходе кодирующего устройства.
4.1.3. На рис 4.2 представлена структурная схема, выполняющая умно-
жение произвольного (например, информационного) многочлена
(
)
Gx g gx g x
m
m
=+ ++
−
−
01 1
1
... на некоторый фиксированный (например, об-
разующий) многочлен
(
)
Px p px px
k
k
=+ ++
01
... , где коэффициенты g
i
и p
i
равны 0 или 1.
Рис. 4.2
Схема содержит число ячеек памяти
D
t
, равное старшей степени мно-
жителя
P(x). Число сумматоров по модулю 2 и их местоположение опреде-
ляется ненулевыми коэффициентами полинома
P(x).
Произведение многочленов будет
(
)
(
)
(
)
(
)
Gx Px gp gp gp x g p g p x g x
mk mk
n
m
n
⋅=++ ++ + +
−−−
−
−
−
00 01 10 2 1 1
2
1
1
K .
Предполагается, что первоначально ячейки памяти находятся в нуле-
вом состоянии и за коэффициентами множимого
g
i
следует k нулей.
На первом такте на вход схемы поступает старший коэффициент
g
m-1
многочлена
G(x) и на выходе появляется первый коэффициент произведе-
ния, равный
g
m-1
p
k
. Одновременно значение g
m-1
запоминается в первой
ячейке регистра сдвига. На втором такте на вход схемы поступает коэф-
D
t
k-1
D
t
k-2
D
t
0
M2 M2 M2
Выход
F(x)
Вход
p
k
p
k-1
p
k-2
p
0
G(x)
Страницы
- « первая
- ‹ предыдущая
- …
- 13
- 14
- 15
- 16
- 17
- …
- следующая ›
- последняя »