ВУЗ:
Составители:
Рубрика:
19
Рис. 4.6
Кодер состоит из регистра сдвига, выходы ячеек памяти которого по-
даются на сумматоры по модулю 2 в соответствии с ненулевыми коэффици-
ентами образующего полинома. Информационные символы подаются на
вход кодера, начиная со старшего разряда. Через
n тактов на выходе кодера
образуется комбинация циклического кода, а регистр сдвига будет содер-
жать нули.
Пример структурной схемы кодера второго типа для кода (7.3) показан
на рис. 4.7 . Последовательные состояния ячеек регистра сдвига при подаче
на вход информационной последовательности
011 сведены в табл. 4.2.
Рис. 4.7
Таблица 4.2
Номер
такта
Информационые
символы
Ячейки регистра сдвига Выход
0 1 2 3
1 0 0 0 0 0 0
2 1 1 0 1 1 1
3 1 1 1 1 0 0
4
−
0 1 1 1 0
5
−
0 0 1 1 1
6
−
0 0 0 0 1
7
−
0 0 0 0 1
На выходе кодера будет кодовая комбинация F(x)→ 0100111.
4.2.3. Кодирующее устройство третьего типа основано на соотношении
(3.5). Общий вид структурной схемы кодера третьего типа изображен на
рис. 4.8.
D
t
1
M2M2
выход вход
p
3
=1
p
2
=1p
0
=1
M2
G(x)
F(x)
D
t
0
D
t
2
D
t
3
p
1
=0 p
4
=1
x
0
x
1
x
m-2
x
m-1
h
0
h
1
h
m-2
h
m-1
M2
ЭК
2
1
F (x)
Вых.
D
t
D
t
D
t
D
t
3
В
h
m
Страницы
- « первая
- ‹ предыдущая
- …
- 17
- 18
- 19
- 20
- 21
- …
- следующая ›
- последняя »