Временная дискретизация сигналов. Кавчук С.В. - 18 стр.

UptoLike

Составители: 

18
SW блока ЗВБ. Под его воздействием ключ SW замыкается, конденсатор C0
заряжается до значения сигнала
S(t
1
) в момент второго отсчета t
1
. После
окончания импульса ОВ ключ SW размыкается и напряжение на емкости C0
сохраняет значение
S(t
1
). Затем цикл работы устройства АВД-АСЭ повторя-
ется.
Рис.4.3
В режиме РВД на управляющий вход ЗВБ подается периодическая по-
следовательность прямоугольных импульсов от генератора DIS. Их период
следования устанавливается равным расчетному шагу РВД, а длительность
соответствует длительности импульса ОВ.
Принципиальная схема моделирующего устройства МУ1 (файл
rvd_avd.cir) приведена на рис.4.3. Запоминающе-вычитающий
блок реализо-
ван с помощью конденсатора C0 и ключа (SWITCH) SW. Двухполупериодный
усилитель-выпрямитель собран на двух операционных усилителях ОУ1 и
ОУ2 . Он имеет близкое к нулю выходное и высокое входное сопротивление
независимо от знака входного сигнала. Постоянство модуля коэффициента
передачи при изменении знака входного напряжения
δ
(t) достигается при