Архитектура базовой ЭВМ. Кириллов В.В. - 101 стр.

UptoLike

Составители: 

98
схемы В7-В17 и В22 (на рис. 4.5 управляющие сигналы У7-У17 и У22 не
показаны).
Буферный регистр(17 разрядов)
Сумматор или схема
логического умножения
Шина левого
входа
Шина правого
входа
Обратный
код
Обратный
код
&
B7
B9
B8
B10
+1
15 0
B13 B14
B12 B11 B22
B15
Аккумулятор
Сброс
Установка
B16
B17
15
Z
0
N
C
АЛУ
Рис. 4.5. АЛУ, аккумулятор и регистр переноса
Обратный код входных сигналов АЛУ может быть получен по схеме
рис. 4.6, а), в которой изменение всех 0 на 1 и всех 1 на 0 осуществляется с
помощью инверторов СхНЕ. При отсутствии управляющего сигнала (см.
рис. 1.3) единица не проходит на выход В7, вентиль ВИ2 закрыт, на
выходе инвертора НЕ единичный сигнал и вентиль ВИ1 открыт. В этом
случае в узле Вых.- прямой код операнда, т. е. код, совпадающий с кодом
в узле Вх. Когда на В7 подается единичный управляющий сигнал, через
него проходит 1, создаваемая соответствующим постоянным напряжением
(см. рис. 1.2), закрывается ВИ1, открывается ВИ2 и в узел Вых. подается
код, обратный по отношению к коду в узле Вх.
а) б)
Шина левого входа АЛУ
Вх.
СхНЕ
ВИ1
ВИ2
НЕ
B7
1
Управляющий
сигнал
Вых.
Обратный
код
М
М
М
Перепол-
нение
Управляющий
сигнал
П15
Л15
С14
S15
C1
S1
C0
S0
П1
Л1
П0
Л0
+1
В10
C0
Рис. 4.6. Схемы получения обратного кода (а) и суммы (б)