ВУЗ:
Составители:
Рубрика:
24
единственности схемы управления. Регистром сдвига или последовательной памятью
называется запоминающее устройство, в котором при поступлении каждого тактового
сигнала осуществляется сдвиг поступающей на вход информации на один разряд в одну
сторону, т. е. A → B → C → ... → M → N. Анализ многоразрядного РС показывает, что в
некоторых характеристических базисах законы управления входами триггерных ЛЭ
оказываются такими (3.5), (3.6), (3.7), что обеспечивают максимальную простоту их
внутреннего строения (рис. 3.5).
D-базис: ;MD;...BD;AD;XD
NCBA
=
==
==
==
==
==
==
==
= (3.5)
RS-базис:
=
==
==
==
==
==
==
==
=
=
==
==
==
==
==
==
==
=
;M
R
;...B
R
;A
R
;X
R
;MS;...BS;AS;X
S
NCBA
NCB
A
(3.6)
JK-базис:
=
==
==
==
==
==
==
==
=
=
==
==
==
==
==
==
==
=
;M
K
;...B
K
;A
K
;X
K
;M
J
;...B
J
;A
J
;X
J
NCBA
NCBA
(3.7)
Использование простого РС в качестве базисного ЛЭ продемонстрировано на
примере реализации счетчика - делителя частоты на 4 (рис. 3.6). Видно, что при любом
числе разрядов устройства (в данном случае n=2) необходима одна схема управления
(СУ), только граф последовательности смены состояний должен удовлетворять
условиям функционирования РС.
а)
б)
в)
Рис. 3.5. Структурные схемы РС на основе D-, RS- и JK-триггеров
D
A
С
P
T
D
B
С
P
T
D
N
С
P
T
A
A B
B
N
N
С
P
S
A
R
A
T
S
B
R
B
T
S
N
R
N
T
A
A
B
B
N
N
С
P
С
P
С
P
С
P
J
A
K
A
T
J
B
K
B
T
J
N
K
N
T
A
A
B
B
N
N
С
P
С
P
С
P
С
P
24 единственности схемы управления. Регистром сдвига или последовательной памятью называется запоминающее устройство, в котором при поступлении каждого тактового сигнала осуществляется сдвиг поступающей на вход информации на один разряд в одну сторону, т. е. A → B → C → ... → M → N. Анализ многоразрядного РС показывает, что в некоторых характеристических базисах законы управления входами триггерных ЛЭ оказываются такими (3.5), (3.6), (3.7), что обеспечивают максимальную простоту их внутреннего строения (рис. 3.5). D-базис: D A = X ; D B = A ; D C = B ;... D N = M ; (3.5) S A = X ; S B = A ; S C = B ;... S N = M ; RS-базис: (3.6) R A = X ; R B = A ; R C = B ;... R N = M ; J A = X ; J B = A ; J C = B ;... J N = M ; JK-базис: (3.7) K A = X ; K B = A ; K C = B ;... K N = M ; Использование простого РС в качестве базисного ЛЭ продемонстрировано на примере реализации счетчика - делителя частоты на 4 (рис. 3.6). Видно, что при любом числе разрядов устройства (в данном случае n=2) необходима одна схема управления (СУ), только граф последовательности смены состояний должен удовлетворять условиям функционирования РС. а) A B N DA T DB T DN T СP A СP B СP N СP A B б) SA T SB T SN T N СP СP B СP A N RA RB RN СP A B N в) JA T JB T JN T СP СP B СP A N KA KB KN СP Рис. 3.5. Структурные схемы РС на основе D-, RS- и JK-триггеров
Страницы
- « первая
- ‹ предыдущая
- …
- 24
- 25
- 26
- 27
- 28
- …
- следующая ›
- последняя »