Моделирование цифровых схем с использованием САПР Mentor Graphics. Коноплев Б.Г - 22 стр.

UptoLike

21
6. СРАВНЕНИЕ РАССЧИТАННОГО СИГНАЛА С
ПРЕДПОЛАГАЕМЫМ
При исследовании схем разработчик обычно знает, какая форма сиг-
нала должна получиться на выходе схемы. В программе QuickSim II эти зна-
ния можно использовать для сравнения предполагаемой формы выходного
сигнала с полученной в результате моделирования.
Для этого создается файл, содержащий не только входные сигналы,
но и предполагаемый выходной сигнал q1 (раздел 3). Затем сохраняем сигна-
лы, подключаем их к схеме и запускаем программу моделирования (раздел 4).
После чего нажимаем на палитре инструментов значки Analize / CVT WFS TO
ASSERT. Открывается окно Convert Waveforms to Assertions (рис. 27).
В левом окне выделяем имя файла с сохраненными воздействиями
(tst), нажимаем "Show Waveform", выделяем выходной сигнал q1 и нажимаем
"ОК". Выбираем щелчком значки на палитре инструментов Analize / View
Failures и появляется окно View Assertion Failures (рис. 28). В окне выделяем
щелчком выходной сигнал q1, используем установки окна по умолчанию
(binary, trace only, result of compare) и нажимаем "ОК".
Окно настроек сравнения сигналов
Рис. 28
В окне Trace программы QuickSim II появляются введенные нами входные
сигналы а1…а4, рассчитанный программой выходной сигнал q1, нарисован-
ный нами выходной сигнал assert/q1, результаты сравнения сигналов q1_assert
и сигнал results/q1, повторяющий рассчитанный сигнал q1 (рис. 29). Совпа-
дающие участки сигналов в q1_assert отмечены ОК, а не совпадающие – ER
(ERROR – ошибка).