Проектирование специализированных СБИС на основе ПЛИС с использованием САПР Mentor Graphics. Коноплев Б.Г - 18 стр.

UptoLike

17
контактам кристалла вход или выход одной логической функции (назна-
чает единственную логическую функцию конкретной ячейке кристалла)
задает логические функции, которые должны быть реализованы в одном
и том же устройстве в случае разделения проекта на несколько устройств.
3) Probe… присваивает уникальное имя входу или выходу логической
функции;
4) Connected Pins… задает внешнее соединение двух или более контактов
на схеме разработчика;
5) Local Routing… – присваивает коэффициент разветвления по выходу ло-
гическому элементу;
6) Device… назначает тип ПЛИС, на которой реализуется проект;
7) Logic Options… – управляет синтезом отдельных логических функций во
время компиляции;
8) Timing Requirements… – управляет синтезом и подгонкой отдельных ло-
гических функций для получения требуемых характеристик для времени
задержки вход-неподрегистренный выход (t
PD
), синхросигнал-выход (t
CO
),
синхросигнал-время установки (t
SU
) и для частоты синхросигнала (f
MAX
).
Можно определить глобальные настройки устройства для компилятора, с
целью использования их для всех устройств при обработке проекта [2, 3]:
1) Global Project Parameters – позволяет задавать имена и глобальные уста-
новки, которые могут быть использованы компилятором для параметров
всех функций в проекте;
2) Global Project Timing Requirements – позволяет ввести глобальные требо-
вания по синхронизации для проекта, задавая общие характеристики для
времени задержки вход-неподрегистренный выход (t
PD
), синхросигнал-
выход (t
CO
), синхросигнал-время установки (t
SU
) и для частоты синхро-
сигнала (f
MAX
);
3) Global Project Logic Synthesis – позволяет сделать глобальные установки
для компилятора в части логического синтеза проекта;
4) Global Project Device Options – позволяет определять настройки выбран-
ного устройства для всех устройств, использованных в текущем проекте.