ВУЗ:
29
Рис. 29. Результаты функционально-логического моделирования
Для расчета задержек прохождения сигналов со входов на выходы про-
ектируемого устройства следует щелкнуть левой кнопкой «мыши» на пункте
меню MAX+plus II\Timing Analyzer. При этом появится таблица задержек
сигналов (рис. 30), а результаты автоматически сохранятся в текстовом файле
с именем проекта и расширением .tao (в рассматриваемом примере
sd_reg.tao). Файл с таблицей задержек можно просмотреть любым текстовым
редактором, в том числе и встроенным в MAX+plus II. Он вызывается щелч-
ком левой кнопки «мыши» на пункте меню MAX+plus II\Text Editor.
Для просмотра базового плана кристалла ПЛИС с размещенными
элементами схемы проекта следует щелкнуть левой кнопкой «мыши» на
пункте меню MAX+plus II\Floorplan Editor. При этом появится окно базового
плана ПЛИС (рис. 31).
Для просмотра цоколевки внешних выводов ПЛИС необходимо щелк-
нуть левой кнопкой «мыши» на пункте меню Layout\Device View (рис. 32).
Подготовка файлов для программирования ПЛИС в соответствии с раз-
работанным проектом осуществляется автоматически после активизации ле-
вой кнопкой «мыши» пункта меню MAX+plus II\Programmer.
Страницы
- « первая
- ‹ предыдущая
- …
- 28
- 29
- 30
- 31
- 32
- …
- следующая ›
- последняя »