Схемотехника цифровых, аналого-цифровых и цифро-аналоговых устройств. Корнев Е.А. - 34 стр.

UptoLike

Составители: 

34
поступает парафазный код числа (при подаче как прямых, так и инверсных
значений цифр разрядов).
Однофазный параллельный регистр может быть построен на D-триггерах,
его схема изображена на рисунке 3.12.
При подаче единичного сигнала синхроимпульса на входы С триггеры
регистра устанавливаются в состояния, определяемые действующими на входах
значениями цифровых разрядов (1 или 0).
Рисунок 3.12 – Функциональная схема однофазного параллельного
регистра
Парафазный параллельный регистр может быть реализован с
использованием синхронных JK-триггеров, как показано на рисунке 3.13. Если
цифра i-того разряда Xi=1, то единичный сигнал поступает на вход J
соотвествующего триггера, а инверсный (парафазный) сигнал на вход К и
триггер включается (принимает единичное состояние). Если Xi=0, то
единичный сигнал подается на вход К соответствующего триггера, а нулевой
сигнал на вход J и триггер устанавливается в нулевое состояние. Таким
образом, триггеры устанавливаются в состояния, определяемые поступающими
парафазными сигналами входного информационного кода.
поступает парафазный код числа (при подаче как прямых, так и инверсных
значений цифр разрядов).
      Однофазный параллельный регистр может быть построен на D-триггерах,
его схема изображена на рисунке 3.12.
       При подаче единичного сигнала синхроимпульса на входы С триггеры
регистра устанавливаются в состояния, определяемые действующими на входах
значениями цифровых разрядов (1 или 0).




      Рисунок 3.12 – Функциональная схема однофазного параллельного
регистра

       Парафазный параллельный регистр может быть реализован с
использованием синхронных JK-триггеров, как показано на рисунке 3.13. Если
цифра i-того разряда Xi=1, то единичный сигнал поступает на вход J
соотвествующего триггера, а инверсный (парафазный) сигнал на вход К и
триггер включается (принимает единичное состояние). Если Xi=0, то
единичный сигнал подается на вход К соответствующего триггера, а нулевой
сигнал на вход J и триггер устанавливается в нулевое состояние. Таким
образом, триггеры устанавливаются в состояния, определяемые поступающими
парафазными сигналами входного информационного кода.




                                                                       34