Основы САПР пищевых производств. Коротков В.Г - 57 стр.

UptoLike

57
- улучшение страничного обмена;
- управление мощностью с помощью SL-технологии;
- суперскалярная архитектура с возможностью параллельного исполнения
двух целочисленных инструкций за один такт.
Конвейерный блок вычислений с плавающей запятой (FPU) поддержива-
ет 52- и 64-битные форматы. Это дает возможность исполнения в одном такте
двух инструкций с плавающей запятой, обеспечивая пятикратное увеличение
производительности вычислений с плавающей запятой с конвейерным
исполнением. Многие инструкции, требовавшие микрокода в процессорах х8б,
теперь аппаратно встроены в процессор для обеспечения высокой
производительности.
Контрольные сигналы шины управляют согласованием кэш-памяти в
мультипроцессорных системах. Встроенный контроллер прерываний мик-
ропроцессора обеспечивает симметричную многопроцессорную обработку с
минимальными затратами [9].
Впервые встроена аппаратная поддержка виртуальных прерываний. Про-
водится идентификация ядра процессора для получения информации о се-
мействе, модели и характеристиках процессора с помощью команды CPUID.
Определение ошибок внутренних устройств и интерфейса шины обеспечивает
система защиты контроля четности и Machine Check Exception (MCE). Также
обеспечивается аппаратная поддержка для проверки завершения цикла шины
[9].
Некоторые возможности процессора используются для тестирования и
контроля производительности. Встроенный Self Test (BIST) определяет
единичные постоянные ошибки микрокода, а также тестирует кэш код и
данные, Translation Look Aside Buffers (TLB - буфер адресов кэш-памяти) и
постоянные ROM [9].
Серия Pentium II
Подобно процессору Pentium Pro, процессор Pentium II [9] использует
архитектуру двойной независимой шины, повышающую пропускную способ-
ность и производительность. Впервые применен новый конструктив - картридж
с односторонним контактом (Single Edge Contact - SEC). Процессор
оптимизирован для работы с 32-разрядными приложениями и операционными
системами. Высокая интеграция данных и надежность обеспечиваются
системной шиной с поддержкой ЕСС, анализом отказов, функцией восста-
новления и проверкой функциональной избыточности.
Семейство процессоров Intel Pentium II включало модели с тактовыми
частотами от 500 МГц до 450МГц. Все они совместимы по кодам с
предыдущими поколениями процессоров Intel. Существенное увеличение
производительности процессоров Pentium II, по сравнению с предыдущими
процессорами архитектуры Intel, основано на сочетании технологии Pentium
Pro с поддержкой новых инструкций ММХ.
Некоторые особенности архитектуры Pentium II [9];
      - улучшение страничного обмена;
      - управление мощностью с помощью SL-технологии;
      - суперскалярная архитектура с возможностью параллельного исполнения
двух целочисленных инструкций за один такт.
      Конвейерный блок вычислений с плавающей запятой (FPU) поддержива-
ет 52- и 64-битные форматы. Это дает возможность исполнения в одном такте
двух инструкций с плавающей запятой, обеспечивая пятикратное увеличение
производительности вычислений с плавающей запятой с конвейерным
исполнением. Многие инструкции, требовавшие микрокода в процессорах х8б,
теперь аппаратно встроены в процессор для обеспечения высокой
производительности.
      Контрольные сигналы шины управляют согласованием кэш-памяти в
мультипроцессорных системах. Встроенный контроллер прерываний мик-
ропроцессора обеспечивает симметричную многопроцессорную обработку с
минимальными затратами [9].
      Впервые встроена аппаратная поддержка виртуальных прерываний. Про-
водится идентификация ядра процессора для получения информации о се-
мействе, модели и характеристиках процессора с помощью команды CPUID.
Определение ошибок внутренних устройств и интерфейса шины обеспечивает
система защиты контроля четности и Machine Check Exception (MCE). Также
обеспечивается аппаратная поддержка для проверки завершения цикла шины
[9].
      Некоторые возможности процессора используются для тестирования и
контроля производительности. Встроенный Self Test (BIST) определяет
единичные постоянные ошибки микрокода, а также тестирует кэш код и
данные, Translation Look Aside Buffers (TLB - буфер адресов кэш-памяти) и
постоянные ROM [9].

     Серия Pentium II

      Подобно процессору Pentium Pro, процессор Pentium II [9] использует
архитектуру двойной независимой шины, повышающую пропускную способ-
ность и производительность. Впервые применен новый конструктив - картридж
с односторонним контактом (Single Edge Contact - SEC). Процессор
оптимизирован для работы с 32-разрядными приложениями и операционными
системами. Высокая интеграция данных и надежность обеспечиваются
системной шиной с поддержкой ЕСС, анализом отказов, функцией восста-
новления и проверкой функциональной избыточности.
      Семейство процессоров Intel Pentium II включало модели с тактовыми
частотами от 500 МГц до 450МГц. Все они совместимы по кодам с
предыдущими поколениями процессоров Intel. Существенное увеличение
производительности процессоров Pentium II, по сравнению с предыдущими
процессорами архитектуры Intel, основано на сочетании технологии Pentium
Pro с поддержкой новых инструкций ММХ.
      Некоторые особенности архитектуры Pentium II [9];
                                                                        57