Вычислительные сети. Крылов Ю.Д. - 114 стр.

UptoLike

Составители: 

114
Все входные и выходные контроллеры непосредственно соединены
c общим запоминающим устройством доступным для записи со всех
входных контроллеров и чтения со всех выходных контроллеров. При
этом должны выполняться два основных требования. Во-первых, вре-
мя, необходимое процессору для того, чтобы определить в какую оче-
редь поставить поступивший пакет, должно быть достаточно мало, что-
бы процессор успевал справиться с интенсивным потоком поступающих
данных. Поэтому в коммуникационной системе должен быть специаль-
ный процессор, способный в течение временного цикла обрабатывать
последовательно N входных пакетов и выбирать N пакетов для после-
дующей передачи. Во-вторых, скорость записи и считывания должна
быть достаточно велика, чтобы в течение временного цикла обслужить
полностью входной и выходной трафик.
Необходимая скорость записи/считывания может быть определена
следующим образом. Если число портов равно N, а скорость обмена
через порт равна V, то скорость записи/считывания равна 2NV. Напри-
мер, для сетей АТМ для 32-канального коммутатора со скорость кана-
ла V = 155 Мбит/с скорость записи считывания должна быть 2 × 32 ×
× 155 Мбит/с = 10320 Мбит/с = 10,2 Гбит/с.
6.3. Коммутаторы с общей средой
В этих коммутаторах пакеты, поступающие по входным каналам,
мультиплексируются в общую среду с высокой скоростью передачи. В
качестве такой среды могут выступать общая (разделенная во време-
ни) шина или кольцевая структура (рис. 6.3).
Пс/Пр
АФ
АФ
АФ
Буфер
FIFO
Выход 1
Выход 2
Выход N
Пр/Пс
Пс/Пр
Буфер
FIFO
Пр/Пс
Пс/Пр
Буфер
FIFO
Пр/Пс
Вход 1
Вход 2
Вход N
Рис. 6.3. Базовая структура коммутатора с общей шиной