ВУЗ:
Составители:
Рубрика:
14
сдвиговому регистру за исключением наличия дополнительных входов
направления сдвига.
Сдвиговые регистры можно построить так, чтобы при считывании в них
сохранялась ранее записанная информация . При считывании числа из
сдвигового во все его триггеры устанавливаются в состояние нуля, то есть
информация в них не сохраняется после считывания. Если же иметь цепь связи
старшего разряда с младшим, то при прохождении тактовых импульсов код
каждого разряда будет последовательно поступать не только на выходы
регистра, но и на вход старшего разряда (при сдвиге вправо) для перезаписи.
Благодаря этому при непрерывном поступлении тактовых импульсов
записанное число в регистре будет циркулировать, т.е. информация не
потеряется. Регистры такого типа называются кольцевыми.
Сдвиговые регистры реализованы в виде интегральных микросхем обычно
имеют дополнительные входы для записи параллельного кода и
одновременного сброса всех триггеров в нулевое состояние. Для этого обычно
используются асинхронные R и S входы триггеров, поэтому эти функции
являются приоритетными. Временные параметры интегральных микросхем
регистров определяются триггерами на основе которых построены регистры,
поэтому их временные параметры совпадают.
Лабораторные задания
Из элементов лабораторного макета следует собрать функциональную схему
реверсивного регистра, выполненного на основе D- триггеров и элементов И-
ИЛИ-НЕ с цепями записи чисел, приведенную на рисунке 2
Здесь запись в регистры осуществляется за два такта: в первом такте все
триггеры регистра сбрасываются в ноль сигналом R, а во втором такте
происходит собственно запись. Управление записью осуществляется с
помощью входных элементов И-НЕ, так как D- триггер имеет инверсные
установочные входы. На элемент И-ИЛИ-НЕ подаются через DL и DR
предыдущий и последующий соответственно разряды числа. А по одной из
входных шин SL или SR сигнал, который является управляющим и переводит
регистр в состояние сдвига вправо или влево соответственно. В случае, если по
обоим шинам не поступает управляющего сигнала, то регистр переходит в
режим записи числа. При этом каждый триггер регистра либо будет переключен
в единичное состояние, либо останется в нулевом. Записанный код числа может
хранится сколь угодно до тех пор, пока не будет погашен новым сигналом R.
Выдача записанного числа в параллельном коде с выхода триггеров
осуществляется аналогично записи (на схеме не показано). Записанное число
может быть выдано в прямом или обратном коде в зависимости от его знака.
Конкретное задание по типу исследуемого регистра представлено в таблице
1.
Отчёт по работе включает в себя :
•
принципиальная электрическая схема исследованного регистра ;
•
временные диаграммы работы регистра ;
•
параметры аналогов исследования регистра, реализованных в виде
интегральных микросхем.
Страницы
- « первая
- ‹ предыдущая
- …
- 12
- 13
- 14
- 15
- 16
- …
- следующая ›
- последняя »