Сборник лабораторных работ по схемотехнике. Куцоконь Н.С. - 20 стр.

UptoLike

Составители: 

20
Рис. 4. Условное обозначение (а) и функциональная схема (б) RS –
триггера на элементах ИНЕ.
данных непригодны и в этой роли не используются, поскольку для записи
они требуют двух последовательных сигналов: гашения по R –входу и затем
собственно записи по S – входу. Условное обозначение D триггера показано
на рисунке 5.
Рис. 5. Условное обозначение D – триггера типа «прозрачная защелка»
На рис. 6 показан универсальный способ построения D – триггера из
синхронного RS – триггера: с помощью инвертора 1 однофазный вход данных D
превращается в парафазный и подается на S – и R – входы.
Особенности поведения прозрачной защелки иллюстрирует диаграмма на
рис. 7.
Изменения D – входа при С = 0 (моменты
t
1
, t
2
, t
7
) никак не влияют на
состояние выхода Q: триггер заперт по Свходу и находится в режиме
хранения. Фронт Ссигнала (момент
t
3
) которое было к этому моменту на
входе триггера D. При С = 1 защелка прозрачна: любое изменение на D – входе
(
t
4
и
t
5
) вызывает переключение выхода Q . По срезу синхросигнала (момент
t
6
)
D – триггерзащелка фиксирует на выходе то состояние, которое было на D –
входе непосредственно перед этим моментом. Следующее изменение Q будет
возможно только по фронту следующего синхроимпульса (момент
t
8
). Если на
С вход подать постоянный единичный уровень, то свойство запоминания
защелки проявляться никак не будет и она будет выполнять функции обычного
буферного усилителя мощности в такте передачи данных.