ВУЗ:
Составители:
Рубрика:
9
МЕТОДИКА ИССЛЕДОВАНИЯ СХЕМ
Исследование элементов узлов в статическом режиме производится с
помощью лампочек индикации или вольтметра. В качестве входных сигналов в
этом режиме используются сигналы, задаваемые с помощью тумблерного
регистра и сигналы генератора одиночных импульсов. Результаты исследований
оформляются в виде таблицы, в которой указываются входные и выходные
сигналы.
В динамическом режиме определяются такие параметры логических
элементов, как время задержки распространения сигнала и длительность фронта
выходного сигнала. Задержка распространения сигнала измеряется при
переходе выходного сигнала от низкого уровня к высокому (положительный
фронт или фронт) и при перехода от высокого уровня к низкому
(отрицательный фронт или срез). Задержка распространения ( t
здр
, далее
обозначается просто t ) определяется как интервал времени между фронтом
входного и выходного сигнала, измеренного по уровню 0.5. Длительность
фронтов измеряется по уровням 0.1 и 0.9.
В паспортных данных логических элементов указываются предельные
значения времен задержки и длительности фронтов, т.е. для любого элемента
данного типа его динамические параметры не будут превышать указанных при
любых допустимых изменениях фронтов входных сигналов и нагрузок. Вместе
с тем существенное влияние на время задержки реаль ного логического имеют
его «висящие входы», которые рекомендуется подключать к источнику
входного сигнала или к постоянному уровню напряжения.
Исследования элементов и узлов в динамическом режиме производится с
помощью осциллографа. В качестве входных сигналов в этом режиме
используются сигналы генератора синхроимпульсов, а также сигналы,
задаваемые с помощью тумблеров и генератора одиночных импульсов. При
этом необходимо обратить внимание на синхронизацию осциллографа.
Синхронизация должна быть «внешней». В качестве сигналов синхронизации
осциллографа рекомендуется использовать сигналы, действующие один раз за
период работы схемы. На осциллографах должны быть указаны масштаб по
времени и напряжению. Перед проведением испытаний целесообразно
убедиться в исправности используемых элементов и проводов.
МЕТОДИКА НАЛАДКИ, ПОИСКА И УСТРАНЕНИЯ
НЕИСПРАВНОСТЕЙ
Для большинства лабораторных работ характерна работа студентов по
синтезу и сборке изучаемого и сборке изучаемого и исследуемой схемы узла.
Естественно, что такой процесс сопровождается ошибками. Это приводит к
необходимости наладки схемы, где требуется найти ошибки и исключить их
влияние на правильную работу схемы. Рекомендуется пользоваться следующей
методикой наладки, поиска и устранения неисправностей.
Наладка схемы связана с поиском неисправностей и их устранением. Этот
этап довольно трудоемок, поскольку причины неисправностей разнообразны.
Если обеспечены нагрузочные способности элементов, то можно выделить
следующие причины неправильной работы цифровой схемы:
Страницы
- « первая
- ‹ предыдущая
- …
- 7
- 8
- 9
- 10
- 11
- …
- следующая ›
- последняя »