Математическое моделирование в микроэлектронике - 18 стр.

UptoLike

Составители: 

18
Нажатием ЛКМ на графическом окне наносится визирная линия для
считывания данных временных диаграмм. Щелчком ПКМ открывается
контекстное меню со списком команд: Cut, Copy, Paste, Delete, Edit Traces,
Properties и др. Эти команды предназначены для редактирования входных
сигналов. Можно, выделив имя сигнала, перетаскивать его график в другое
место на временной диаграмме и т.п.
Если входные сигналы корректируются пользователем , то для
последующего моделирования надо выбрать команды: Simulate / Reload –
перезагрузка проекта и Simulate / Restart – установка системы в начальное
состояние (при t=0).
3. МОДЕЛИРОВАНИЕ ЦИФРОВЫХ СХЕМ
В ПРОЕКТЕ PROGRAMMABLE LOGIC
Проект типа Programmable Logic предназначен для моделирования
цифровых схем и синтеза ПЛИС (программируемые логические интегральные
схемы). ПЛИС типа CPLD и FPGA фирм Actel, Altera, Xilinx и др.
синтезируются с помощью соответствующих программ типа Max+PlusII фирм,
производящих ПЛИС. В состав OrCAD Express эти программы не входят. В
САПР OrCAD9.1 можно лишь составить схемное или текстовое описание
проекта, а с помощью OrCAD Express выполняется только подготовка к синтезу
ПЛИС и производится обмен данными со специализированными программами
синтеза.
Самостоятельно с помощью OrCAD Express выполняется синтез лишь
простых ПЛИС (SPLD) типа GAL, PAL. Библиотеки их символов и их VHDL –
описаний помещены в файлы Spld.olb и Spld.vhd, находящихся в каталоге
…Capture / Library / Spld.
В проекте Programmable Logic отсутствует возможность создания
электрических схем. Поэтому сначала создается проект Analog or Mixed –
Signal Curcuit, в котором создается электрическая схема цифрового устройства
с входными и выходными портами. Изображения цифровых компонентов
берутся из библиотеки Spld.olb.
Проект Analog or Mixed-Signal Circuit сохраняется, закрывается и после
этого создается проект Programmable Logic. При создании проекта указывается
тип ПЛИС (Simple PLD для проектирования в OrCAD). Нажимается ЛКМ на
значке «+» и выделяется семейство микросхем PAL, GAL Затем схема *.dsn
копируется из проекта Analog or Mixed в проект Programmable Logic. Для этого
в проекте Programmable Logic при выделенной верхней строчке менеджера
проектов Design Resource вызывается контекстное меню щелчком ПКМ и после
щелчка ЛКМ на открывшемся окошке Add File находится и присоединяется к
проекту Programmable Logic схема *.dsn.
Моделирование цифровой схемы производится в программе Simulate
согласно описанию, приведенному в подразделе 2.3. При типе моделирования
In Design производится функциональное моделирование с нулевой задержкой
сигналов. Затем при выделенной в менеджере проектов строчке с именем