ВУЗ:
Составители:
16
(временное моделирование с учетом реальных задержек). Проект PC Board
применяется для моделирования схем, состоящих из интегральных микро-
схем низкой и средней уровней интеграции. Для него интерес представляет в
основном временное моделирование, для выполнения которого используются
VHDL – библиотеки с указанием реальных задержек.
2.2. Ввод электрической схемы
Ввод электрической схемы производится в основном аналогично
описанному в разделе 1.2. Однако имеются и некоторые отличия. Ко входам
и выходам схемы в проекте PC Board подключаются по команде Place / Port
(значок команды
) порты.
В проекте PC Board части схем можно оформить в виде иерархиче-
ских блоков. Блоки могут представлять собой электрические схемы или
VHDL – описания. VHDL – описания создаются по команде File / New /
VHDL File или по команде Design / New VHDL File. В первом случае VHDL –
файл включается в любой выбранный каталог, во втором – в текущий проект.
Создание блока, имеющего описание на VHDL, выполняется аналогично
описанному
в разделе 1.3, только в поле Implementation type выбирается ие-
рархический блок типа VHDL, а в поле Path and Filename указывается путь к
файлу VHDL, описывающему создаваемый блок. Имя блока должно совпа-
дать с именем объявленного в VHDL объекта. В этом случае VHDL-описание
блока добавляется в проект и является нижним уровнем иерархии блока, а
выводы блока создаются автоматически и соответствуют
объявленным в
VHDL- описаниям выводов.
Пример оформления схемы в проекте PC Board приведен на рис. 15.
U1A
74ACT00
1
2
3
C
A
D1
D
X1
X2
Y
B
Рис. 15.
2.3. Моделирование схем
Для моделирования схем в проекте PC Board выделяется в менедже-
ре проектов строка с созданной схемой *.dsn и выбирается команда Tools /
Simulate (значок команды
). Открывается окно для выбора вида модели-
рования (рис.16).
Страницы
- « первая
- ‹ предыдущая
- …
- 14
- 15
- 16
- 17
- 18
- …
- следующая ›
- последняя »