Операционные усилители. Мамий А.Р - 100 стр.

UptoLike

Составители: 

3.
99
()
U
RC
UUdt=−
1
21
3.8. ТРЕХРЕЖИМНЫЙ ИНТЕГРАТОР
Любой интегратор, предназначенный для интегрирования в
течение длительных периодов времени, необходимо периодиче-
ски сбрасывать в некоторое заданное начальное состояние (на-
пример, в нулевое). Кроме того, желательно иметь возможность
останавливать на некоторое время изменение выходного на-
пряжения (режим фиксации); это дает возможность последова-
тельно считывать несколько значений выходного напряжения и
гарантирует неизменность выходного напряжения в течение
времени, необходимого для такого считывания.
Трехрежимный интегратор, схема которого показана на рис.
3.13, обеспечивает возможность производить интегрирование,
фиксировать выходной сигнал и периодически сбрасывать ин-
тегратор в исходное состояние. В рабочем режиме сигнал на
выходе схемы рис. 3.13 имеет вид:
U
RC
Udt U=− +
1
1 ..
.
U
2
U
1
U
R
R
Рис.3.12. Разностный интегратор.
+U
- U
           Глава 3. Интеграторы и дифференциаторы


                        U вых =
                                   1
                                      (U −U1 )dt
                                  RC ∫ 2

         U1
                   R                      С


                    R                               U вых
          U2                              ∞
                                              +U
                                              -U



               Рис.3.12. Разностный интегратор.


           3.8. ТРЕХРЕЖИМНЫЙ ИНТЕГРАТОР

   Любой интегратор, предназначенный для интегрирования в
течение длительных периодов времени, необходимо периодиче-
ски сбрасывать в некоторое заданное начальное состояние (на-
пример, в нулевое). Кроме того, желательно иметь возможность
останавливать на некоторое время изменение выходного на-
пряжения (режим фиксации); это дает возможность последова-
тельно считывать несколько значений выходного напряжения и
гарантирует неизменность выходного напряжения в течение
времени, необходимого для такого считывания.
   Трехрежимный интегратор, схема которого показана на рис.
3.13, обеспечивает возможность производить интегрирование,
фиксировать выходной сигнал и периодически сбрасывать ин-
тегратор в исходное состояние. В рабочем режиме сигнал на
выходе схемы рис. 3.13 имеет вид:
                              1
                    U вых =−     U dt +U н .с . .
                             RC ∫ 1

                                                            99