ВУЗ:
Составители:
34
Рис. 16. Схема формирователя импульсов по фронту входного
сигнала и диаграммы напряжений
Анализ этой схемы можно проводить только с помощью диаграмм
напряжений с учетом того, что сигнал появляется на выходе
логического элемента не мгновенно, а с некоторой задержкой (tз).
Если задержки не учитывать и рассматривать только уровни
напряжений во всех
точках схемы, то при любом логическом уровне
на входе на выходе всегда будет логическая 1. Логические элементы
DD1, DD2 и DD3 инвертируют сигнал, который появляется на
соответствующем выходе с задержкой tз. Это и отражено на
диаграммах напряжений для точек В, С и D. На входы элемента DD4
действуют 2 сигнала А и
D (на рис. 16 они помечены звездочками).
Вспоминая логику элемента И-НЕ (табл. 2), замечаем, что только при
одновременном появлении уровней логической 1 на входах А и D, на
выходе появится уровень логического 0, а если хотя бы на одном
входе – 0, на выходе единица. Из диаграмм видно, что совпадение
двух единичных сигналов происходит в
моменты времени, связанные
с задержкой сигнала, проходящего по трем элементам от точки А до
точки D. Сигнал на выходе имеет длительность 3tз. С помощью этой
схемы можно не только формировать импульсы по фронту входного
сигнала, но и определять время задержки распространения сигнала
через логический элемент, измеряя длительность выходного
импульса с
помощью электронного осциллографа.
34
Рис. 16. Схема формирователя импульсов по фронту входного
сигнала и диаграммы напряжений
Анализ этой схемы можно проводить только с помощью диаграмм
напряжений с учетом того, что сигнал появляется на выходе
логического элемента не мгновенно, а с некоторой задержкой (tз).
Если задержки не учитывать и рассматривать только уровни
напряжений во всех точках схемы, то при любом логическом уровне
на входе на выходе всегда будет логическая 1. Логические элементы
DD1, DD2 и DD3 инвертируют сигнал, который появляется на
соответствующем выходе с задержкой tз. Это и отражено на
диаграммах напряжений для точек В, С и D. На входы элемента DD4
действуют 2 сигнала А и D (на рис. 16 они помечены звездочками).
Вспоминая логику элемента И-НЕ (табл. 2), замечаем, что только при
одновременном появлении уровней логической 1 на входах А и D, на
выходе появится уровень логического 0, а если хотя бы на одном
входе 0, на выходе единица. Из диаграмм видно, что совпадение
двух единичных сигналов происходит в моменты времени, связанные
с задержкой сигнала, проходящего по трем элементам от точки А до
точки D. Сигнал на выходе имеет длительность 3tз. С помощью этой
схемы можно не только формировать импульсы по фронту входного
сигнала, но и определять время задержки распространения сигнала
через логический элемент, измеряя длительность выходного
импульса с помощью электронного осциллографа.
Страницы
- « первая
- ‹ предыдущая
- …
- 32
- 33
- 34
- 35
- 36
- …
- следующая ›
- последняя »
