ВУЗ:
Составители:
148
вычислений Pentium в К5 используется суперскалярная архитек-
тура со счетверенной подачей команд пяти обрабатывающим
блокам и RISC-ядром с уникальным декодером инструкций х86.
Используемая в микропроцессорах AMD архитектура RISC
86 (впервые предложенная фирмой NexGen) показана на рис.
6.1.
Рис. 6.1. Архитектура RISC 86 компании AMD
Как известно, команды х86 отличает сложность и перемен-
ная длина, затрудняющие их динамическое выполнение. Деко-
дер, представляющий собой наиболее сложную часть микропро-
цессора, разбивает длинные CISC-инструкции на небольшие
RISC-подобные компоненты – так называемые ROP (RISC-
операции). R-операции напоминают команды микрокода микро-
процессоров х86. Первые микропроцессоры с архитектурой х86
выполняли свой сложный набор микрокоманд, выбирая из внут-
ренней постоянной памяти микрокод. В последних микропро-
цессорах х86 использование микрокода сведено к минимуму за
вычислений Pentium в К5 используется суперскалярная архитек-
тура со счетверенной подачей команд пяти обрабатывающим
блокам и RISC-ядром с уникальным декодером инструкций х86.
Используемая в микропроцессорах AMD архитектура RISC
86 (впервые предложенная фирмой NexGen) показана на рис.
6.1.
Рис. 6.1. Архитектура RISC 86 компании AMD
Как известно, команды х86 отличает сложность и перемен-
ная длина, затрудняющие их динамическое выполнение. Деко-
дер, представляющий собой наиболее сложную часть микропро-
цессора, разбивает длинные CISC-инструкции на небольшие
RISC-подобные компоненты – так называемые ROP (RISC-
операции). R-операции напоминают команды микрокода микро-
процессоров х86. Первые микропроцессоры с архитектурой х86
выполняли свой сложный набор микрокоманд, выбирая из внут-
ренней постоянной памяти микрокод. В последних микропро-
цессорах х86 использование микрокода сведено к минимуму за
148
Страницы
- « первая
- ‹ предыдущая
- …
- 146
- 147
- 148
- 149
- 150
- …
- следующая ›
- последняя »
