Особенности архитектуры универсальных микропроцессоров. Механов В.Б. - 29 стр.

UptoLike

Составители: 

29
Рис. 2.1. Условное обозначение микропроцессора Intel 8086
Назначение выводов зависит от режима работы МП. Во-
семь выводов имеет двойное обозначение, причем обозначения
в скобках за пределами условного графического изображения
соответствуют максимальному режиму. Рассмотрим подробнее
функциональное назначение сигналов МП и особенности их ис-
пользования сначала в минимальном режиме.
AD15-AD0 (Address/Data) мультиплексная (совмещен-
ная) двунаправленная шина адреса/данных, по которой с разде-
лением во времени передаются адресная информация и данные.
Работа по этим выводам осуществляется следующим образом.
В первом такте цикла шины цикла обращения к ЗУ или внеш-
нему устройству (ВУ) МП выдает на эту шину младшие 16 бит
      Рис. 2.1. Условное обозначение микропроцессора Intel 8086

     Назначение выводов зависит от режима работы МП. Во-
семь выводов имеет двойное обозначение, причем обозначения
в скобках за пределами условного графического изображения
соответствуют максимальному режиму. Рассмотрим подробнее
функциональное назначение сигналов МП и особенности их ис-
пользования сначала в минимальном режиме.
     AD15-AD0 (Address/Data) – мультиплексная (совмещен-
ная) двунаправленная шина адреса/данных, по которой с разде-
лением во времени передаются адресная информация и данные.
Работа по этим выводам осуществляется следующим образом.
В первом такте цикла шины – цикла обращения к ЗУ или внеш-
нему устройству (ВУ) – МП выдает на эту шину младшие 16 бит

                                 29