ВУЗ:
Составители:
74
зультатов в память с обратным преобразованием в требуемый
формат. Оба устройства могут работать параллельно, что обес-
печивает совмещение во времени процессов передачи и преоб-
разования данных (рис. 3.3).
Рис. 3.3. Укрупненная структурная схема АСП Intel 8087
Операционное устройство АСП содержит группу арифме-
тических регистров, модули обработки порядка и мантиссы,
ПЗУ констант, регистр этикеток и блок управления.
Группа арифметических регистров (АР) включает во-
семь 80-битовых регистров, организованных в стек. Со стеком
связан 3-битовый указатель стека ST, содержимое которого оп-
ределяет номер одного из восьми арифметических регистров,
являющегося вершиной стека. Нумерация регистров начинается
всегда от вершины (рис. 3.4), и регистры обозначаются через
ST(0), ST(1), ..., ST(7).
зультатов в память с обратным преобразованием в требуемый
формат. Оба устройства могут работать параллельно, что обес-
печивает совмещение во времени процессов передачи и преоб-
разования данных (рис. 3.3).
Рис. 3.3. Укрупненная структурная схема АСП Intel 8087
Операционное устройство АСП содержит группу арифме-
тических регистров, модули обработки порядка и мантиссы,
ПЗУ констант, регистр этикеток и блок управления.
Группа арифметических регистров (АР) включает во-
семь 80-битовых регистров, организованных в стек. Со стеком
связан 3-битовый указатель стека ST, содержимое которого оп-
ределяет номер одного из восьми арифметических регистров,
являющегося вершиной стека. Нумерация регистров начинается
всегда от вершины (рис. 3.4), и регистры обозначаются через
ST(0), ST(1), ..., ST(7).
74
Страницы
- « первая
- ‹ предыдущая
- …
- 72
- 73
- 74
- 75
- 76
- …
- следующая ›
- последняя »
